杭电数字电路课程设计-实验十八-数码管扫描显示实验 内含包括代码,仿真,引脚配置全套文件,可直接打开工程
2021-12-13 15:49:03 121KB 杭电数字电路课程设计
1
用两种思路实现了异步八进制加法计数器的功能. 第一种思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器). 第二种思路师从课本, 虽然最终能实现功能, 但求解的时钟方程显然没有很强的说服力. 建议读者采用第一种方式进行分析与设计.
2021-12-13 15:31:57 37KB 数字电路
1
数字电路设计 汤山俊夫[日] 数字电路设计 汤山俊夫[日] 数字电路设计 汤山俊夫[日]
2021-12-13 13:31:35 13.35MB 电路设计
1
这里是数字电路与系统设计(东南大学出版社)完整答案,且有详细解答,主编是张顺兴。
2021-12-12 21:58:59 10.65MB 数电
1
数字电路课程设计用EWB平台实现8路抢答器
2021-12-12 18:24:43 501KB 数电 用EWB平台实现8路抢答器
1
数字电路课设 数字小闹钟,有原理图,资料很详细!
2021-12-12 00:48:43 14.08MB 数字电路课设 数字小闹钟
1
本电路实现了同步十进制加法计数器的功能: 电路能准确地按照十进制加法计数的规律进行计数. 读者应深刻理解本例的分析和设计过程, 以为日后设计更为复杂的同步时序逻辑电路打下基础.
2021-12-11 22:02:51 258KB 数字电路
1
VerilogHDL 数字电路设计实验报告
2021-12-11 22:01:13 1.74MB
本电路实现了同步十进制加法计数器的功能: 电路能准确地按照十进制加法计数的规律进行计数. 读者应深刻理解本例的分析和设计过程, 以为日后设计更为复杂的同步时序逻辑电路打下基础.
2021-12-11 21:52:06 166KB 数字电路
1
数字电路课程设计之---数字电路课程设计数字钟 包括原理讲解和电路图
2021-12-10 10:17:05 380KB 数字电路课程设计数字钟
1