利用vivado平台设计数字钟,设计状态机分时复用数码管位选端,逐位置入数字并计时,初学者设计多多包涵
2019-12-21 21:47:00 823KB FPGA
1
适合研究无线通信的人员学习,里面有相关FPGA实现的代码,包括fir滤波器,cic滤波器,dds,调制解调等等
2019-12-21 21:17:58 70.49MB fpga verilog 无线通信
1
此设计是数字时钟,包括ise工程,有闹钟,时钟,秒表,倒计时等功能,应用于CPU设计之中。希望下载代码的不是XUPT的,更不要是107的。
2019-12-21 21:10:02 25.2MB FPGA
1
曼彻斯特码采用跳变沿来表示 0 或 1,与二进制码相比,具有如下优点: 1.具有 丰富的定时信息, 便于接收端提取定时信号; 2.传输时无直流分量,可降低系统的功 耗; 3.曼彻斯特码传输方式非常适合于多路数据的快速切换。 在数据通信领域, 开发 一个数据通信系统,选择一种好的数据编码方式是非常重要的,关系到整个系统的 可行性、稳定性、通信质量以及以后系统的工作效率等方面。
2019-12-21 20:55:56 1.81MB 曼彻斯特FPGA
1
基于提升小波的图像去噪算法,并且易于FPGA硬件实现。基于提升小波的图像去噪算法,并且易于FPGA硬件实现。
2019-12-21 20:48:52 229KB fpga小波去噪
1
交通灯控制器控制两个主干道交叉路口的交通,路口车辆多,直行信号、左转弯信号分开显示,a,b两个主干道的通行时间相等,其中指示直行的绿灯亮30 s,指示左转弯的绿灯亮12 s,绿灯变至红灯时,黄灯亮3 s,以便于车辆能停在停车线内,红灯信号的最后3 s相应的黄灯也同时亮,以便提示驾驶人员准备起步。在两个主干道路口都配备传感器用来检测有无车辆通行。当两个主干道都有车辆时,自动处于主干道a绿灯,主干道b红灯的状态,然后轮流切换通行。当主干道a无车辆时,自动处于主干道b绿灯,主干道a红灯的状态;反之亦然,以提高通行效率。
2019-12-21 20:40:21 201KB 交通灯
1
网上流传的一般为低清晰度的书,看起来贼难受,我付费买了这个高清的PDF。这本书挺好的, 对FPGA的起源发展描述非常详细,让原来模糊的概念变的很清楚。
2019-12-21 20:37:35 54.02MB FPGA 原理 国外经典书籍 起源
1
FPGA设计逻辑已经成为一个高度专业化的硬件设计领域,它需要设计者熟练地掌握设计工具,深刻理解FPGA的内在结构及灵活运用设计语言,从而能够有效地完成复杂的设计任务
2019-12-21 20:32:30 84.87MB FPGA设计 Xilinx FPGA FPGA重构
1
用C8051F020和FPGA设计的低频信号相位测量仪器, 全国电子设计大赛题目,全部给出,包括单片机和FPGA程序,硬件电路图,管脚说明,很详细的哦,
1
这是在xilinx FPGA上设计的一个DDS信号发生器,用的是ISE13.4版本,可产生多种波形:正弦波、三角波、锯齿波、方波、AM/ASK/DSB/SSB/FM/FSK/三角波调频/单音频调频/锯齿波调频/PM/PSK等,控制为VC++编写的上位机,串口通信用到FT245BM
2019-12-21 20:12:45 7.52MB xilinx FPAG ISE13.4 DDS
1