PDMA是完全自主知识产权的IP。PDMA的设计基于Xilinx V6 FPGA器件,支持PCIE2.0X4接口,目前已通过了大批量长时间数据传输测试。PDMA可广泛用于各类PCIE数据采集卡,存储卡等设备。PDMA可在PCIE2.0x4链路上实现读写双向450MByte/s以上的数据带宽。本IP可直接移植在Xilinx V6系列器件上,提供了详细的软硬件接口,用户可直接基于此IP进行后续开发。
2021-10-23 09:50:39 9.99MB DMA BMD Xilinx PCIE
1
详细的介绍了DPDK端口数据包转发带宽测试
2021-10-22 22:00:53 261KB DPDK PCIE Linux 运维开发
1
已调试,可以下载和测试,PCIE X1 通信
2021-10-21 08:33:08 6.38MB verilog pcie x1 sp605
1
xdma_driver_win_2018_2 (官方源码) xdma_driver_win_2018_2 (官方源码).rar xdma_driver_win_2018_2 (官方源码).rar xdma_driver_win_2018_2 (官方源码).rar
2021-10-20 16:26:16 114B XDMA PCIE
1
PCI Express 2.1 specification
2021-10-20 16:12:00 4.1MB PCIe
1
菜鸟5小时速成 PCIE FPGA Xilinx 好东西 哈哈。挺好的一个教程。
2021-10-20 15:31:05 555KB FPGA PCIE
1
POE规范,适合技术开发类
2021-10-19 14:07:01 1.61MB 硬件开发 PCIe规范 PCIespecificati
1
PCIE转 4-SATA 6Gb/s
2021-10-19 14:01:48 1.38MB PCIE转SATA
1
PCI-SIG对PCIE协议中部分内容做出的说明与解释
2021-10-18 23:04:42 705KB PHY CODING PCIE3.0
1
fpga驱动器公理 此存储库包含与几个FPGA和MPSoC评估板配合使用的FPGA Drive FMC的示例设计。 要求 该项目专为Xilinx工具2020.2版(Vivado / Vitis / PetaLinux)设计。 如果您使用的是Xilinx工具的旧版本,请参考以找到与您的工具版本匹配的该存储库的版本。 为了在硬件上测试该设计,您将需要以下内容: 维瓦多2020.2 葡萄2020.2 PetaLinux工具2020.2 -用于连接PCIe SSD M.2 PCIe固态驱动器 以下列出的受支持的运营商之一 支持的载板 具有Zynq-7000 PCIe边缘-单SSD LPC连接器-单SSD Kintex-7 PCIe边缘-单SSD LPC连接器-单SSD HPC连接器-单个SSD Kintex Ultrascale LPC连接器-单SSD HPC连接器
2021-10-18 15:23:54 1.87MB Tcl
1