用VHDL语言编的三分频源代码,里面包含仿真波形。软件平台Quartus II
2022-05-24 17:37:39 217KB VHDL 三分频
1
rs码译码的vhdl程序,适合需要的同学们。
2022-05-17 22:44:31 545KB rs vhdl 程序
1
四位乘法器VHDL程序四位乘法器VHDL程序
2022-04-10 16:01:17 3KB 四位乘法器VHDL程序
1
我自己编写的程序,已经通过验证,希望对大家有所帮做哈
2022-04-09 15:46:15 2KB fifo
1
用FPGA设计一电子时钟,时间有时、分、秒,并分别用七段数码管显示出来。要求:时间增减可调,数码管动态显示。
2022-03-24 11:21:18 580KB 数字时钟 VHDL 可调时钟
1
出租车计价器VHDL程序出租车计价器VHDL程序
2022-03-18 15:49:02 1KB 出租车计价器VHDL程序
1
可用于基于fpga的vhdl编写spi代码程序
2022-03-15 21:15:16 4KB 用于编写spi的vhdl程序
1
由于串行多位加法器的高位相加时要等待低位的进位,所以速度受到进位信号的限制而变慢,人们又设计了一种多位数超前进位加法器逻辑电路,使每位求和结果直接接受加数和被加数而不必等待地位进位,而与低位的进位信号无关,这就大大的提高了运算速度。现在简单介绍超前进位的运算方法,以及VHDL可编程逻辑编程。
2022-03-15 13:35:12 164KB 超前进位 4位加法器 74LS283 VHDL程序
1
我从别处看到的RS码编码和解码源程序,是VHDL语言编写的,希望对大家有用
2022-03-09 12:10:08 198KB VHDL,RS编码解码
1
近年来,随着集成电路技术的迅猛发展,特别是可编程逻辑器件的高速发展, EDA(Electronic Design Automation,电子设计自动化)技术成为电子设计工程师的新宠。EDA技术以计算机为工具完成数字系统的逻辑综合、布局布线和设计仿真等工作。电路设计者只需要完成对系统功能的描述,就可以由计算机软件进行系统处理,最后得到设计结果,并且修改设计方案如同修改软件一样方便。利用EDA工具可以极大地提高设计效率。.
2022-01-13 15:58:58 291KB FPGA
1