协议包内包含接近40种工控协议流量包pacp流量包,工控协议流量包包含DNP 3.0协议、ICMPv6协议、DHCPv6协议、BACent-APDU协议、BGP协议、DCERPC协议、BROWSER协议、IOXIDResolver协议、ISystemActivator协议、IRemUnknown2协议、DHCP协议、DNS协议、EGD协议、LLMNR协议、CIP协议、CIP PCCC协议、CIP CM协议、COTP协议、TLSv1协议、PN-DCP协议、EPL_V1协议、FTP协议、FTP-DATA协议、ICMP协议、PPTP协议、PPP LCP协议、PPP PAP协议、PPP IPCP协议、GRE协议、PPP IPV6CP协议、PPP CBCP协议、PPP CCP协议、HTTP协议、IEC 60870-5-104协议、IEC 60870-5 ASDU协议、ISAKMP协议、IMAP协议、IMAP/IMF协议。
2024-07-25 09:56:05 5.46MB 网络工具 工控协议
1
本文主要讲了工控机主板不亮原因及解决方法,希望对你的学习有所帮助。
2024-07-19 18:26:24 46KB 解决方法 技术应用
1
AVEVA Marine(造船及海工设计系统)是一套完整的设计和生产应用系统,涵盖造船专业技术,结合企业工程、设计、通信以及可视化技术,通过使用单一项目模型,船体、船舾、工程以及设计实现跨专业的功能集成,为船舶企业提供一体化解决方案,需要的朋友欢迎前来下载体验! 软件介绍: AVEVA公司将Tribon的船体和海工行业广泛采用的PDMS进行系统的整合,推出了新一代的造船及海工设计系统AVEV
2024-07-08 10:53:58 3KB 图形图像
1
FPGA 开发 - 状态机实验与计数器实验 本文将对 FPGA 开发中的状态机实验和计数器实验进行详细讲解,涵盖实验的设计、实现和仿真等方面。 一、状态机实验 状态机是数字电路设计中的一种重要组件,用于描述系统的状态变化。状态机实验的目标是学习状态机的 VHDL 语言描述方式,以及状态机的单线程和多线程描述方法。 实验步骤: 1. 建立工程:新建一个 lab7 工程,用于实验状态机的设计和实现。 2. 定义输入输出口:定义输入输出口,包括复位有效信号 RESET、高电平信号等。 3. 编写 VHDL 代码:编写 VHDL 代码,定义状态机的状态和转换关系。例如,定义枚举类型 CNTRL_STATE,用于描述状态机的状态。 状态机的 VHDL 语言描述方式: 在 VHDL 语言中,状态机可以使用 Process 语句描述。Process 语句可以用来描述状态机的状态转换关系。例如: ```vhdl Process (CLK, RESET) Begin If RESET = '1' Then CURR_STATE <= S0_INIT; ELSIF CLK'Event AND CLK = '1' Then CASE CURR_STATE IS When S0_INIT => CURR_STATE <= S1_FETCH; When S1_FETCH => CURR_STATE <= S2_ALU; ... End CASE; End IF; End Process; ``` 4. 验证功能的正确性:新建 Test Bench,用于验证状态机的正确性。Test Bench 中可以对状态机进行仿真,查看状态机的状态转换关系。 二、计数器实验 计数器实验的目标是将之前实现的计数器子模块合并起来,完成计数器的顶层模块 SIMPLE_CALC。 实验步骤: 1. 新建工程:新建一个 lab8 工程,用于实验计数器的设计和实现。 2. 导入源文件:通过 Project->Add Copy of Sourse 导入 lab3、lab5、lab6、lab7 中完成的内容。 3. 修改 MEM 模块:修改 MEM 模块,用于存储计数器的值。 4. 编写顶层模块:编写 VHDL 代码,定义顶层模块 SIMPLE_CALC。 5. 仿真:新建 Test Bench,用于验证计数器的正确性。 计数器的 VHDL 语言描述方式: 在 VHDL 语言中,计数器可以使用计数器子模块来实现。例如: ```vhdl Entity SIMPLE_CALC IS Port (CLK, RESET : IN STD_LOGIC; COUNT : OUT STD_LOGIC_VECTOR(3 downto 0)); End Entity; Architecture Behavioral OF SIMPLE_CALC IS Signal COUNT_REG : STD_LOGIC_VECTOR(3 downto 0); Begin Process (CLK, RESET) Begin If RESET = '1' Then COUNT_REG <= (Others => '0'); ELSIF CLK'Event AND CLK = '1' Then COUNT_REG <= COUNT_REG + 1; End IF; End Process; COUNT <= COUNT_REG; End Behavioral; ``` 资源利用情况: 在 FPGA 开发中,资源利用情况是非常重要的。通过对状态机和计数器的实验,可以了解 FPGA 的资源利用情况,包括最高工作频率、资源占用率等。 在实验中,我们可以使用 Vivado 等开发工具来进行资源分析,了解 FPGA 的资源利用情况。 状态机实验和计数器实验是 FPGA 开发中的重要组件,可以帮助我们学习状态机的 VHDL 语言描述方式,以及状态机的单线程和多线程描述方法。此外,还可以了解 FPGA 的资源利用情况,提高 FPGA 开发的效率和质量。
2024-06-26 20:26:54 965KB fpga开发
1
设计一个数显频率计 步骤十分详细,包含有电路图,仿真步骤等 参数计算,可供参考 使用Multisim仿真实现
2024-06-24 12:01:38 562KB multisim
1
软件公司运维工单模板
2024-05-31 16:31:48 21KB 运维
1
XDU软工院选FPGA第六次实验.docx
2024-05-24 17:37:48 3.48MB fpga开发
1
XDU软工院选FPGA第五次实验.docx
2024-05-24 17:33:14 416KB fpga开发
1
XDU软工院选FPGA第四次实验.docx
2024-05-24 17:30:36 264KB fpga开发
1
XDU软工院选FPGA第三次实验.docx
2024-05-24 17:29:13 58KB fpga开发
1