明德扬K7核心板,型号MP5650采用XILINX公司Kintex-7系列的 XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin 镀金连接器与母板连接,核心板四个脚放置了4个3.5mm固定孔,此孔可以与底板通过螺丝紧 固,确保了在强烈震动的环境下稳定运行。 这款MP5650核心板能够方便用户对核心板的二次开发利用。核心板使用XILINX的 KINTEX-7芯片的解决方案,在FPGA 芯片的HP 端口上挂载了4片DDR3存储芯片,每片DDR3 容量高达512M 字节,每片16bit组成64bit 位的数据位宽。1片128Mb 的QSPI FLASH 芯片用 来静态存储FPGA 芯片的配置文件或者其它用户数据
2023-12-28 23:59:30 2.85MB
1
【代码升级】【iCore3 双核心板】例程二十八:FSMC实验——读写FPGA-附件资源
2023-11-29 15:45:20 106B
1
RK3588核心板硬件手册,主要介绍核心板各功能模块概述及参考电路
2023-09-22 10:28:26 4.63MB IC核心板
1
这个文件是基于STM32F429IGT6核心板开发板的电路图,只有PCB格式,原理图若需要的话 ,也可以联系我。
2023-07-22 19:08:55 865KB STM32
1
说明:该ADSP-21369核心板PCB 没有经过制板验证,发现一处设计错误,norflash应该连接21369的MS1,图中连接的为MS0,请使用时自己改正。 ADSP-21369是ADI的第三代SHARC处理器,第三代SHARC:registered:处理器具有更高的性能,提供音频和应用外设,并采用新型存储器配置。ADSP-21369不但性能提高至400MHz,同时还集成了极其灵活的高带宽外部存储器接口,有利于简化算法开发过程。ADSP-21369基于单指令多数据(SIMD)内核,支持32位定点和32/40位浮点算法格式,与以前的所有SHARC处理器完全代码兼容,可以最大限度地实现传统代码的重复利用。 实物截图: 技术规格 处理器:ADSP-21369KSWZ-1A SDRAM:16MB,采用32bit模式 NORFLASH:1MB,采用8bit模式 LED指示灯:4个 按键:4个 扩展接口:2排20pin 2.54mm间距的扩展接口,将21369的功能管脚全部引出 电源模块 Boot模式选择开关 JTAG接口:ADI DSP标准JTAG接口 板卡尺寸:72.39mm*63.63mm ADSP-21369核心板PCB及电路图截图:
2023-07-08 10:16:25 616KB 核心板 adsp-21369 电路方案
1
附件内容包括: 1.Core28335代码示例 2.Core28335配套调试工具 3.Core28335原理图及PCB封装库 4.Core28335中文用户手册 所有开放的代码全部通过验证,原理图和封装库,100%无误!方便DIY Core28335代码示例截图:
2023-05-16 15:13:00 22.43MB 核心板 tms320f28335 core28335 电路方案
1
作者自画的CM4封装,本人已打板验证过,大家可放心下载,文件分为SCH原理图文件和PCB封装文件,方便用户加载到自己的库文件里。 下载此文件免费,作者希望大家也将好的资源互相开源。
2023-04-24 15:35:11 1.04MB 树莓派 CM4 PCB AD
1
由广州创龙自主研发的SOM-TL138F核心板是基于TI定点/浮点DSP C674x+ARM9 + Xilinx Spartan-6 FPGA工业级三核核心板,尺寸为66mm*38.6mm,功耗小 、成本低、性价比高。采用沉金无铅工艺的8层板设计,专业的PCB Layout保证信号完整性的同时,经过严格的质量控制,满足工业环境应用。 SOM-TL138F核心板引出CPU全部资源信号引脚,二次开发更加容易,客户只需要专注上层应用,大大降低了开发难度和时间成本,让产品快速上市,及时抢 占市场先机。 不仅提供丰富的Demo程序,还提供详细的开发教程,全面的技术支持,协助客户进行底板设计、调试以及软件开发。
2023-04-13 16:45:47 3.21MB OMAPL138 核心板规格书 创龙自主研发
1
STM32F03系列 STM32F030K6T6核心板资料, 1、核心板硬件资料 2、核心板特性与使用说明 3、芯片资料 4、编程外设库 5、其他元器件资料 6、软件安装包 7、工程模板(库函数、寄存器、HAL库)
2023-04-11 18:35:52 80.68MB stm32
1