很好的课程设计材料,附程序,原理图,很好很强大.
2021-12-13 14:49:53 258KB 555 抢答器 单片机 课程设计
1
大作业,两个f1板子,nrf通信,多串口,很好用还有接线图。
2021-12-12 22:02:28 36.1MB stm32抢答器
1
数字电路课程设计用EWB平台实现8路抢答器
2021-12-12 18:24:43 501KB 数电 用EWB平台实现8路抢答器
1
基于51单片机设计一个八路抢答器的C语言程序,设计要求如下: 1. 多抢答器同时供多名选手分别用相应个数按钮抢答;  2.设置一个系统清除和抢答控制开关,由主持人控制;  3.抢答器具有锁存与显示功能;  4.抢答器具有定时抢答功能, 主持人设置抢答时间;  5.参赛选手在设定的时间内进行抢答有效。如果定时时间到,无人抢答,本次抢答无效。  6.抢答报警或倒计时报警功能。  含详细注释,供初学者参考。
2021-12-12 04:18:12 19KB 抢答器、矩阵按键、C语言
1
一种基于FPGA的抢答器设计 给出了顶层电路原理图和主要模块。
2021-12-11 15:47:00 138KB 抢答器
1
本文设计了一种基于FPGA的竞赛用四人抢答器,应用VHDL程序语言,基本实现了抢答器的功能。文中给出了每个模块的程序和说明,还给出了仿真结果,结果表明了文中的设计符合设计要求。
2021-12-11 15:41:35 857KB 抢答器 FPGA VHDL
1
数字式抢答器 基于FPGA的四人参赛的数字式抢答器设计方案
2021-12-11 15:37:57 113KB 数字式抢答器
1
在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器。通过抢答器的数显,灯光和音响等手段指示出第一抢答者。同时还可以设置定时、记分犯规及奖惩等多种功能。 本设计采用手动抢答的方式,有人抢答后,系统自动封锁其他人的抢答按钮,使其不能再抢答,从而实现抢答功能。 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过模拟仿真,下载到开发板等工作后数字抢答器成型。
2021-12-11 10:47:19 127KB 四路(八路)抢答器 课程设计
1
四人只能抢答器,让你爱不释手的东西。。。。。。。。。。。。。。。。
2021-12-09 10:33:55 323KB 抢答器
1
本文为plc抢答器梯形图,希望对你的学习有所帮助。
2021-12-09 09:15:27 17KB PLC 抢答器 梯形图 文章
1