利用书本上所将的先进先出页面调度算法的思想,每当有新的页面进入时将会产生页面中断,而被淘汰的将是最先进入的页面。然后按照书上的要求输入页面号
2021-11-12 00:01:37 1023KB 操作系统
1
操作系统中作业调度中的一个简单算法(FIFO算法)——本人用C写的,比较简单,供参考
2021-11-11 21:24:02 2KB 操作系统 FIFO算法 C语言
1
多路数据采集系统中FIFo的设计.docx
2021-11-10 20:02:58 20KB
异步FIFO和PLL在高速雷达数据采集系统中的应用.docx
2021-11-10 20:02:54 23KB
Ft2232Hl 同步fifo Qt测试源码 测试程序
2021-11-10 18:35:55 19.11MB ftdi ft2232 同步fifo Qt
1
STM32进阶之串口环形缓冲区实现 FIFO,代码精简,易实现。
2021-11-09 20:26:31 280KB 缓冲 FIFO 串口 STM32
1
国内常见的课程项目。本实验的目的是通过请求页式存储管理中页面置换算法模拟设计,了解虚拟存储技术的特点,掌握请求页式存储管理的页面置换算法。
2021-11-09 17:02:56 71.11MB c++
自制异步fifo,数据位宽可调,但是加了一部分动态截取的内容,没有实现,谨慎下载,需要读懂程序然后删除掉动态截取部分,才可正常运行。很久之前写的,懒得改了,谨慎。
2021-11-09 17:01:00 469KB fpgafifo
1
基于C搭建的FIFO架构
2021-11-09 14:02:29 861B FIFO c语言
1
为解决现有采集存储系统不能同时满足高速率采集,大容量脱机且长时间持续存储的问题,设计了一种基于SATA硬盘和FPGA的数据采集和存储方案。本设计由AD9627转换芯片,Altera Cyclone系列FPGA,JM20330串并转换双向桥接芯片完成硬件架构,由Verilog HDL语言编程实现软件架构,直接使用FPGA编程实现数据的多通道分配和磁盘阵列控制,分时处理A/D芯片采集到的高速率大容系量数据,再由串并转换芯片将目标数据存入串口SATA硬盘。实验结果表明,在150 MHZ的采样频率下,设计前端对中频10 MHz、带宽10 MHz的线性调频信号进行高速数据采集,设计后端能将采得的高速并行数据进行脱机、高速的大容量数据存储。与以往数据采集存储统相比较,基于FPGA的SATA硬盘数据采集存储技术,缩短了专用SATA硬盘控制器的开发周期,减轻了系统内部的存储压力,提升了数据的存储速度,安全性和强抗干扰性,实现了长时间、大容量的数据存储。
1