数字频率计(eda quartus II实现)
2021-05-16 21:17:16 67KB EDA 数字频率
1
(1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功能,测试范围为0.1 μs~1 s,测试精度为0.01 μs。 (4) 对于占空比测试功能,测试精度为1%~99%。
2021-05-15 10:39:17 213KB 等精度 数字 频率计 设计
1
单片机课程设计基于51单片机的数字频率计资料.7z
简易数字频率计设计报告
2021-05-12 09:02:07 5.56MB 数字频率计
1
基于VHDL语言编写的直接式数字频率计,简单直接,适于初学者学习使用。
2021-05-11 21:24:43 147KB VHDL 频率计
1
重庆大学唐治德数字频率计设计(protues),思路简单,焊接方便,用icm555、74LS48、74hc273、74hc160、74hc74设计
1
基于51单片机的数字频率计设计
2021-05-10 22:02:38 227KB 单片机
1
2015全国大学生电子设计大赛F题数字频率计资料【国一】----资料包含FPGA源码以及STM32程序以及论文,设计思路,相关图片。
2021-05-06 23:33:23 49.29MB phaser Freque
1
本文对基于单片机的数字频率计系统进行了研究。 首先在绪论中介绍了本课题的课题背景、研究意义及完成的功能。本系统是以单片机的基本语言C语言来进行软件设计,51的编程语言常用的有二种,一种是汇编语言,一种是C 语言。汇编语言的机器代码生成效率很高但可读性却并不强,复杂一点的程序就更是难读懂,而C 语言在大多数情况下其机器代码生成效率和汇编语言相当,但可读性和可移植性却远远超过汇编语言,而且C 语言还可以嵌入汇编来解决高时效性的代码编写问题。综合以上C 语言的优点,我在编写本系统程序时选择了C 语言。正文中首先介绍了系统的总体设计思路,然后简单描述系统硬件工作原理,且附以系统硬件设计框图;接着具体描述了系统的软、硬件设计,仿真结果,误差分析;最后对本次设计做出了简单的总结、并且提出一些教学建议,文档还附上了本次系统设计的电路原理图、PCB图及元器件清单。 本文撰写的主导思想是软、硬件相结合,以硬件为基础,来进行各功能模块的编写。
2021-05-06 23:10:40 507KB 单片机 数字频率计
1
stm32作为主控芯片,实现对小信号的频率测量,采用测频发和测周法相结合,精度高速度快
2021-05-06 20:38:04 5.47MB 频率计
1