关于卷积码译码器设计的文档,含有verilog HDL 代码.
2021-05-04 02:44:12 195KB 卷积码译码器
1
_2_1_7_维特比译码器结构优化设计与实现--在SC-UWB应用的经典文章
2021-04-28 14:59:13 1.36MB 高速并行、维特比译码器
1
七段字符显示器 为了能以十进制数码直观地显示数字系统的运行数据, 符显示器有七段可发光的线段拼合而成。常见的七段字符显示器有半导体数码管和液晶显示器两种。 图3-1是半导体数码管BS201A外形图,这种数码管的每个线段都是一个发光二极管(Light Emitting Diode,简称LED),因而把它叫做LED数码管或LED七段显示器。 图3-1 发光二极管使用的材料与普通的硅二极管和锗二极管不同,有磷砷化镓,磷化镓,砷化镓等几种,而且半导体中的杂质浓度高。当外加正电压时,大量的电子和空穴在扩散过程中复合,其中一部分电子从导带跃迁到价带,把多余的能量以光的形式释放出来,便发出一定波长的可见光。 磷砷化镓发光二极管发出光线的波长与磷和砷的比例有关,含磷的比例越高波长越短,同时效率也随之降低。目前生产的磷砷化镓发光二极管发出的光线波长在6500ā左右,呈橙红色。
1
decoder38.v
2021-04-26 14:04:44 398B 38译码器 verilog
1
郑州大学电子信息工程。fpga实验代码,芯片型号为EP4CE6F17C8,配套开发板AX301。实现功能:全加器、2选1多路选择器、20进制计数器、正弦波发生器、3-8数码管译码器。是EDA专业课实验的绝佳代码。
1
DSN文件,用Proteus打开。我是用Proteus 7画的。
2021-04-23 22:28:39 12KB 74LS138 数字电路
1
proteus8.6:译码器74LS138和门电路设计一个全加器 全加器英语名称为full-adder,是用门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以处理低位进位,并输出本位加法进位。多个一位全加器进行级联可以得到多位全加器。
2021-04-21 14:11:10 7KB proteus
1
本课程设计是《数字集成电路设计》的实践课程,其主要目的是使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计基础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电路芯片系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法。
2021-04-17 23:24:58 1.06MB 数字集成电路 38译码器
1
RS码译码
2021-04-16 17:01:47 12.87MB 算法
1
应用于RS译码器的新型高效Berlekamp_Massey算法
2021-04-16 17:01:36 4.89MB 应用于RS译码器的新型高效Ber
1