第十二、三届蓝桥杯真题(无答案)
2022-10-20 19:04:57 10.07MB EDA
1
倒计时报警 四短一长报警声 daojishi:PROCESS(CLK,EN) VARIABLE L:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF CLK'EVENT AND CLK='1' THEN ----10秒倒计时 IF EN='0' THEN IF L=0 THEN S<='1'; ---超时连续报警 ELSE L:=L-1; S<='0'; END IF; ELSE S<='0'; L:="1001"; END IF; END IF; CASE L IS
2022-10-17 22:00:53 2KB EDA 数字钟
1
VHDL智力问答抢答器,4路抢答,20倒计时
2022-10-14 19:23:34 160KB 抢答器
1
智力竞赛抢答器设计 一、设计任务: 设计一个具有锁存与显示功能的8人抢答逻辑电路。抢答开始之前,由主持人按下复位开关清除信号,所有的数码管均熄灭。当主持人宣布“开始抢答”后,计时器开始计时并以数码管显示,在规定的时间内首先做出判断的参赛者立即按下按钮,数码管显示该选手的序号,而其余七个参赛者的按钮将不起作用,信号也不再被输出,直到主持人再次清除信号为止。 二、设计要求: 1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S1 ~ S8表示; 2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制; 3. 抢答器具有锁存与显示功能; 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒); 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 三、设计报告要求 1. 写明设计题目、设计任务、设计目的; 2. 详细阐述方案论证过程; 3. 详细阐述设计过程,包括系统框图、各部分功能电路图,并给出相关原理说明; 4. 列出所用元器件; 5. 写出设计体会与建议。 提示: 1. 系统设计可分为四个模块: (1)设计抢答器电路。 (2)设计可预置时间的定时电路。 (3)设计报警电路。 (4)设计时序控制电路。 2. 设计过程中可能需用到的集成电路有74LS148、74LS279、74LS48、74LS192或74LS161、555等,请同学们查询相关集成电路的资料。
2022-10-14 19:21:05 27KB EDA
1
电子设计自动化(eda)实验指导书
2022-10-14 19:05:38 712KB 电子设计自动化(eda)实验指导
1
本文介绍了Keysight EEsoft EDA的软件免费学习资源的汇总。包含网站、视频、图书等学习资源。主要包含Keysight 的主要软件ADS、SystemVue、EMPro、Genesys等的学习资料。
2022-10-10 11:05:42 1.17MB KeysightEDA
1
用VHDL语言描述的JK触发器 library ieee; use ieee.std_logic_1164.all;
2022-09-23 15:28:01 14KB VHDL EDA
1
先用matlab进行程序设计生成三角波的波形数据文件,然后将数据文件加载到LPM_ROM中进行调用,前端加计数器将数据一个一个输出
2022-09-23 11:21:36 551KB vhdl eda 三角波发生器 quartus
1
常见EDA软件的license管理 由Globetrotter 公司发明的软件加密方法 Flexible License Manager
2022-09-20 14:15:41 360KB eda
1
串口的收发代码,可以进行串口实验,收发功能正常
2022-09-20 11:01:53 153KB eda_串口uart meantrev uart 串口代码