实现路口交通灯系统控制的方法很多,可以用标准逻辑器件、可编程序控制器PLC、单片机等方案来实现。但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了设计难度。采用EDA技术,应用VHDL硬件电路描述语言实现交通灯系统控制器的设计,利用MAX+PLUSⅡ集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。该灯控制逻辑可实现3种颜色灯的交替点亮、时间的倒计时,指挥车辆和行人安全通行。
2022-12-06 14:20:00 610KB 工程技术 论文
1
学期作业用VHDL语言设计的函数信号发生器
2022-12-04 22:53:17 2.54MB VHDL EDA 函数发生器
1
基于VHDL语言与EDA交通灯控制器设计。
2022-12-04 20:35:10 190KB VHDL 交通灯 控制器
1
为便于查找该路径中的文件名以中文命名,需改为纯英文即可调试仿真!
2022-12-04 16:50:40 33KB VHDL 交通灯控制器
1
八位加法器基于VHDL语言书写 八位加法器基于VHDL语言书写
2022-12-04 10:03:03 133KB 八位加法器基于 VHDL语言
1
“数字电路与系统设计实验A”实验报告(四)——用VHDL设计分频器,移位寄存器,状态机
2022-12-02 14:19:45 119KB 网络工程
1
基于VHDL的正弦波发生器 基于VHDL的正弦波发生器 基于VHDL的正弦波发生器 基于VHDL的正弦波发生器
2022-12-01 10:47:33 58KB 正弦波发生器
1
数字闹钟的VHDL实现,并且在EPM240上进行了测试。
2022-12-01 09:35:45 466KB VHDL 数字闹钟
1
这是一个用VHDL语言编写的关于“组合逻辑控制器”的程序,我用的就是这个很好,放心肯定无毒产品。
2022-11-28 12:16:29 880KB VHDL语言 组合逻辑控制器
1
简单CPU设计,包含有一个RAM组件,代码有详细注释以及说明。可实现寄存器运算、立即寻址、直接寻址、间接寻址、寄存器直接寻址、寄存器相对寻址以及对RAM读写等操作,内含波形图以及绑定好的管脚图。用户可根据自己的实验器材重新绑定管脚。
2022-11-28 00:45:54 9.32MB 简单CPU设计 VHDL FPGA Cyclone
1