system view软件实现的RS编码译码过程
2022-06-13 11:30:22 1KB system view RS编码译码
1
二维码详尽的生成与译码说明,对于有同样开发的项目人员无疑是一份相当有价值的资料。
2022-06-11 11:02:52 42KB 二维码
1
简单的实现(7,3)循环码的编码、译码,课程设计用的 labview程序
2022-06-09 20:04:49 3KB 循环码 labview
FPGA与数字系统设计:实验六 7段数码显示译码器设计.doc
2022-06-08 22:06:06 2.05MB fpga开发 文档资料
初始化编码译码(1)I:初始化(Initialization)。从终端读入字符集大小n , 以及n个字符和n个权值,建立哈夫曼树,并将它存于文件hfmTree中。 (2)E:编码(Encoding)。利用已建好的哈夫曼树(如不在内存,则从文件hfmTree中读入),对文件ToBeTran中的正文进行编码,然后将结果存入文件CodeFile中。 (3)D: 译码(Decoding)。利用已建好的哈夫曼树将文件 CodeFile 中的代码进行译码,结果存入文件TextFile中。
2022-06-08 18:03:38 7KB 哈弗曼编译器
1
简单的实现(7,3)循环码的编码、译码,课程设计用的 labview程序
2022-06-06 16:04:17 3KB 源码软件
LTE采用下行正交频分多址(OFDM、上行单载波频分多址(SC-FDMA)的方式。OFDM是LTE系统的主要特点,其基本思想是把高速数据流分散到多个正交的子载波上传输,从而使子载波上的符号速率大大降低,符号持续时间大大加长,因而对时延扩展有较强的抵抗力,减小了符号间干扰的影响。在OFDM系统中,为了获得正确无误的数据传输,需要采用差错控制编码技术。卷积编码和Viterbi译码就是一种有效的前向纠错方法,它具有一定的克服突发错误的能力。LTE中采用Viterbi和Turbo加速器实现前向纠错。   1 Viterbi算法简介   Viterbi译码算法是由Viterbi于1967年提出的降低计算
2022-06-06 12:04:42 161KB 如何在FPGA中实现Viterbi译码 其它
1
维特比解码matlab代码CS5114维特比项目 2014年夏天,我在VT参加了CS5114,算法理论。 我们的第一个项目是分析动态编程算法,我选择研究用于解码卷积码的Viterbi算法。 该存储库包括该项目的结果。 内容 该存储库包含几个MATLAB函数和几个脚本。 这些脚本可用于轻松测试各种卷积解码器算法的功能。 第一个脚本simple_test将简单地生成一个随机的位序列,然后使用每个解码器对其进行解码,并打印出结果。 每个解码器都应输出原始的输入位序列,而不会出现任何错误。 然后,脚本将向编码的比特中添加一些随机比特错误,以模拟有损传输,然后再次尝试解码。 这次,解码器应该可以通过输出原始位而没有任何错误来成功,但是偶尔它们会失败 第二个脚本Timing_test将在不同长度的位上运行解码器以测量其运行时间,然后绘制结果。 这有助于验证我对本文的运行时估计。 该存储库还包含我所做的论文和演示文稿。
2022-06-04 19:02:41 815KB 系统开源
1
viterbi维特比译码的verilog实现,硬判决输出,含实验报告
2022-05-30 16:39:15 61KB fpga开发 i维特比译码
GMD译码算法报告.doc
2022-05-29 14:06:07 80KB 算法 文档资料