基于Python的丰炜系列PLC与PC串行通信的实现.pdf
2021-08-23 13:05:12 226KB 通信协议 PLC 丰炜
1
业界广泛使用的Xilinx公司Virtex-6系列FPGA支持多种高速串行通信协议,本文针对其中较为常用的Aurora 8B/10B和PCI Express 2.0,Serial RapidIO 2.0三种协议进行了测试及对比分析。
2021-08-11 11:14:58 851KB Aurora 8B10B PCIe2.0
1
基于两个单片机串行通信的电子密码锁资料制作及测试过绝对可用全套设计及说明材料
2021-08-07 13:02:43 5.81MB 密码锁
串行通信的电子密码锁资料全套设计及说明材料
2021-08-07 11:01:51 3.97MB 串行 密码锁
AVR单片机程序源代码
2021-08-03 09:25:19 15KB AVR单片机 C语言程序
CAN是Controller Area Network的缩写,是ISO国际标准化的串行通信协议。本资料是CAN总线的入门指导书,对其特征、标准规格下的位置分布、概要及协议进行了说明。CAN通信协议现在在欧洲已是汽车网络的标准协议。CAN控制器根据两根线上的电位差来判断总线电平。
2021-08-02 17:24:20 1.75MB can 串行通信协议 多种LAN 网关
1
如果是STC15W芯片直接修改引脚序号即可使用,如果是其他芯片需要修改引脚序号和时序
1
时钟数据恢复(CDR)电路广泛应用于电信、光收发器、数据存储局域网以及无线产品中,随着对于带宽的要求越来越高,以及分配和占用频谱的增加,因而在设计中,CDR技术的优势将日益突出。与此同时,供应商的产品都将系统或板级接口从并行方式转换成串行方式。 时钟数据恢复(CDR)技术的产生     近几年,CDR技术的应用大为增长,已超出了在处理较宽并行数据总线跨背板连接时对接收端时钟管理和数据偏斜的需求。由于这些并行数据总线信号占用较大的板尺寸并消耗较大的功率,因而它们之间的路由非常困难,故需要采用多层 路由结构来处理信号和总线端接问题。除此之外,还必需解决高位宽数据总线所产生的EMI(电磁干
1
工程实现:PC机与开发板互传单字节数据(8位二进制数/2位十六进制数);PC通过串口助手发送数据,开发板接收到后显示在LCD上;用户通过拨动开发板上的8个开关来设置发送数据,设置完后按下按键发送,数据显示在LCD上,PC接收到后在串口助手中显示。 程序使用Verilog HDL语言,编译、仿真、下载工具使用Quartus II。 经测试,工程可成功下载到开发板上并运行。相关博文见主页。
2021-07-23 14:03:06 8.46MB fpga fpga/cpld verilog 芯片
1
基于单片收发器的DSP无线串行通信设计_汪东林.pdf
2021-07-19 12:02:26 180KB DSP 单片机 无线通信
1