基于IP核的FIR滤波器实现,张银行,杨小雪,有限长单位冲击响应(FIR)数字滤波器具有严格的线性相位特性、任意的幅度特性、稳定性高等特点,并能用快速傅里叶变换(FFT)算法来实��
2022-01-01 16:25:14 254KB FIR
1
对于初学者或者开发FPGA光口通信会有一定的帮助
2021-12-30 19:02:50 6.2MB FPGA IP核 手册 中英文对照
网络下载的XILIN DDR3 IP核教程,包括仿真、综合、设计、应用、最终篇5个部分,讲解的深入浅出,简明扼要,非常实用!在其指导下,完成了DDR3的设计调试!可惜没有找到出处!
2021-12-27 21:31:09 21.95MB XILINX DDR3
1
Xilinx Aurora 8b/10b IP核的详解,对IP核的配置和如何仿真有非常详细的说明,除了对IP核官方文档的内容进行了解析以外,对GTX引脚的选择等比较容易混淆和不好理解的地方进行了说明。对IP核的仿真以及如何修改源码和约束文件以用于实际工程进行了简要说明
2021-12-24 09:01:54 8.74MB Xilinx FPGA 高速串口 aurora8B/10B
1
本文介绍了一种基于Xilinx IP核的FFT算法的设计与实现方法。在分析FFT算法模块图的基础上,以Xilinx Spartan-3A DSP系列FPGA为平台,通过调用FFT IP核,验证FFT算法在中低端FPGA中的可行性和可靠性。
2021-12-23 11:00:17 150KB xilinx 算法 FFT IP核
1
Xilinx FPGA应用进阶 通用IP核详解和设计开发 xilinx FPGA 通用IP 设计开发 电子书
2021-12-22 09:40:23 46.98MB xilinx FPGA 通用IP 设计开发
1
快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因此FPGA在作指定运算时,速度会远远高于通用的DSP芯片。FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2021-12-21 14:35:35 7.98MB fpga 傅里叶变换(
1
关于RSA IP核的设计方法,1024位和2048位IP的设计方法
2021-12-21 10:41:08 7.6MB RSA IP
1
使用ZYNQ正点原子领航者v2开发板,在PL部分搭建 串口uart ip核,并将其映射到com2上
2021-12-20 13:08:39 23.89MB ZYNQ FPGA
1
为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数据对脉冲压缩结果进行了分析。结果表明,该系统可实现1 024点的脉冲压缩功能,主副瓣比、主瓣宽度等指标与理论仿真结果一致。该方法的参数设置灵活,可以简化软件设计,缩短研发周期。
2021-12-20 09:55:17 325KB FPGA;IP核;脉冲压缩;Matlab
1