单片机秒表程序与原理图
2021-12-24 09:21:18 48KB 单片机
1
单片机课程设计:数字钟和秒表。采用Keil和proteus实现,程序采用汇编实现,源代码和电路图都有,资源很完整。适合电信类专业的51单片机课程设计参考。
2021-12-23 11:44:14 52KB 单片机课程设计 数字钟 秒表 汇编
1
秒表的输入只有时钟(clk)和一个按键(key),假设key已经经过防抖动和脉冲宽度处理,每按一次,key是持续一个时钟周期的高电平脉冲,不需要对key再做任何处理。 按键key的功能如下: • 按第一下key,开始计数,并输出计数值; • 第一个运动员到终点时按第二下key,秒表记住第一个运动员到终点的时间,但还在继续计数并输出计数值; • 第二个运动员到终点时按第三下key,停止计数,这时输出的计数值就是第二个运动员用的时间; • 然后按第四下key,秒表输出第一个运动员到终点的时间,即按第二下key时记住的计数值; • 按第五下key,秒表清0,新的周期开始。
2021-12-23 10:50:10 183KB verilog 秒表
1
基于单片机的秒表设计,包括电路图和源代码以及文档等等
2021-12-22 22:21:16 448KB 单片机 秒表
1
c51单片机秒表,可实现计时,误差小,反应灵敏,结构简单
2021-12-22 19:38:45 99KB 秒表
1
数字集成电路作为当今信息时代的基石,不仅在信息处理、工业控制等生产领域得到普及应用,并且在人们的日常生活中也是随处可见,极大的改变了人们的生活方式。面对如此巨大的市场,要求数字集成电路的设计周期尽可能短、实验成本尽可能低,能在实验室直接验证设计的准确性和可行性,因而出现了现场可编程逻辑门阵列FPGA.对于芯片设计而言,FPGA的易用性不仅使得设计更加简单、快捷,并且节省了反复流片验证的巨额成本。对于某些小批量应用的场合,甚至可以直接利用FPGA实现,无需再去订制专门的数字芯片。   文中着重介绍了一种基于FPGA利用VHDL硬件描述语言的数字秒表设计方法,在设计过程中使用基于VHDL的EDA
2021-12-22 19:11:51 159KB 基于FPGA的数字秒表设计与仿真
1
用途 秒表软件,准确到百分之一秒 倒计时软件,可以设定时、分、秒倒计时。可用于比赛、辩论、演讲、会议倒计时提醒等场合 计数软件,读秒软件 系统时钟软件,全屏大字体,可作为屏幕保护使用 软件特征 绿色软件、无插件、无需安装,软件大小不超过80K 大字体,全屏显示下,10米清晰可见 支持多种色彩显示 支持多个计时器同时工作 使用说明 1、运行执行程序 ledc o u n t.exe 2、设定运行参数 3、F11切换全屏 4、1~0数字按键开始或暂停,F2停止,F3输出结果到文本文件
2021-12-21 14:48:36 53KB 全屏幕 秒表 倒计时 绿色
1
数字秒表课程设计 详细的程序代码 可以做这方面的课程设计参考 希望对你有用
2021-12-21 12:30:08 69KB 数字秒表 课程设计
1
基于8051单片机实现电子时钟和数字秒表
2021-12-20 22:02:00 17.2MB 单片机 8051单片机 电子时钟 数字秒表
1
利用单片机AT89C51芯片实现秒表功能
2021-12-20 14:58:05 11.86MB 单片机
1