直接数字频率合成—白居宪直接数字频率合成—白居宪
2022-01-05 19:13:03 7.51MB 数字频率合成 白居宪
1
摘要:设计一种以单片机AT89C51为的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74- LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结果对比,分析了测量误差的,提出了减小误差应采取的措施。频率计具有电路结构简单、成本低、测量方便、精度较高等特点,适合测量低频信号。   1 测频设计原理   频率计测频原理方框图如图1所示。被测输入信号通过脉冲形成电路进行放大与整形(可由放大器与门电路组成),然后送到单片机入口,单片机计数脉冲的输入个数。计数结果经LED数码管显示,从而得到被测
1
单片机为核心,设计的数字频率计,这个是汇编语言编程的
2021-12-31 10:50:57 58KB 数字频率计 单片机 程序
1
该文件是数字频率计上位机显示的源码,可以接收由单片机发送的频率 、占空比等信息,并进行显示。本代码包括对串口的设置和搜索,对单片机发送数据进行的处理等。
2021-12-29 16:45:12 93KB FKDSK
1
MSP430F149 简易数字频率
2021-12-28 23:34:38 416KB MSP430F149简易数字频率计
1
本报告介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,多功能数字频率计的设计方法。该频率计采用 VHDL语言程序与原理图相结合的方法,极大地减少了硬件资源占用。该数字频率计测量范围为 0 到 9999HZ,基准频率为 1HZ,结果用 4 只 7 段数码管显示十进制结果。中间用到了设置控制电路、计数电路、锁存电路和译码电路等模块。仿真结果表明,该数字频率计性能优异,设计语言灵活,硬件更简单,速度更快 。
2021-12-27 20:30:27 1.84MB 频率计
1
简易数字频率计的设计,实验目的,内容,要求,原理,protel作图,小结,很详细
2021-12-27 20:21:17 253KB 频率计 数字 实验报告
1
希望对各位有用,写得很细,基于Multisim数字频率计的设计与仿真,某人的课程设计 希望对各位有用,写得很细,基于Multisim数字频率计的设计与仿真,某人的课程设计
2021-12-27 17:29:46 3.4MB 强烈推荐 数字频率计的 multisim数字
1
利用proteus的按键及timer实现各种频率的产生,可以作为pwm调控的前期练习
2021-12-27 15:50:37 27KB 数字频率计
1
用EDA仿真并利用FPGA实验的四位数字频率计的一个报告
2021-12-26 13:50:44 142KB EDA
1