DSP通过自带的uPP并行口与FPGA通信,uPP支持半双工通信,DSP型号为TMS320C6748。FPGA将前端采集到的原始数据发送给DSP,DSP进行处理后将计算后的结果传回FPGA,已经汇总,请大家参考。
2022-04-29 16:02:35 66B DSP FPGA uPP
1
SYS BIOS (TI-RTOS 内核) v6.41 用户手册 TMS320C674x DSP 宏模块参考手册 TMS320C6748 DSP 技术参考手册 (Rev. A) TMS320C6748 定点与浮点数字信号处理器 (Rev. F) TMS320C6748中文勘误表 系统分析用户手册 英文原版
2022-04-20 21:53:35 123.86MB TMS320C6748 中文 数据手册 技术参考手册
1
12-2-1-定时器 Timer-相关例程演示 12-2-2-定时器 Timer-特性及时钟 12-2-3-定时器 Timer-模式
2022-04-16 14:11:53 800.1MB TMS320C6748 DSP 视频 定时器
1
该开发指南在创龙TMS320C6748开发板硬件环境下进行开发,含有示意图,简洁易懂。
2022-02-24 19:46:55 2.05MB TMS320C6748 Tronlong
1
TMS320C6748 uart例程;CCS5
2021-12-25 15:34:23 277KB c6748 uart
1
TMS320C6748 Fixed- and Floating-Point DSP datasheet (Rev. G).pdf
2021-12-09 16:04:00 2.04MB TMS320C datasheet TMS320C6748 C6000
1
TMS320C6748是TI公司下的一款低功耗,定点/浮点型DSP。下载的文件中包含DSP的AD库文件,方便进行硬件电路设计
2021-11-22 17:35:49 31KB DSP
1
tms320c6748上跑starterware的SD/MMC驱动,资源来自ti官网。我试了下只实现了读功能,支持fat32文件系统
2021-11-22 10:35:20 197KB c6000 tms320c6748 starterware sd
1
通用并行端口(uPP)外设是一多通道,高速并行使用专用数据线和最小控制信号的接口。设计这个接口主 要用于连接高速模数转换器(ADC)和多达16位的数据宽度(每个通道)的数模转换器(DAC)。它也可以 与现场可编程门阵列(FPGA)或实现高速数字数据发送的其它uPP 设备进行互连。它可以工作在接收模式 下,发送模式,或双工模式,其中,它的各个通道以相反的方向运行。 uPP 外设包括内部DMA 控制器,用于在高速数据传输过程中最大化吞吐量和最小化CPU 开销。所有uPP 交易使用内部DMA 设备来发送数据到I/O 通道和检索来自I/O 通道的数据。DMA 控制器包括两个DMA 通 道,通常服务于独立的I/O 通道。该uPP 外设还支持数据交错模式,在该模式下所有DMA 资源服务于单个 I/O 通道。在这种模式下,仅有一个I/O 通道可以使用。
2021-08-31 14:37:35 2.78MB C6748
1
TMS320C6748全套例程; 包括:EMIF\ADC\FLASH\SRAM\PCIE\GPIO\SPI\UART\I2C\TIMER\GE\SRIO 等等等等
2021-08-24 20:27:01 8.46MB TMS320C TMS320C6748 例程
1