vga接口显示FPGA片内ram存储图片Verilog设计逻辑Quartus工程源码文件,图片存储在片内ROM中,并通过VGA在屏幕上显示,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module vga_rom_pic( input sys_clk, //系统时钟 input sys_rst_n, //复位信号 //VGA接口 output vga_hs, //行同步信号 output vga_vs, //场同步信号 output [15:0] vga_rgb //红绿蓝三原色输出 ); //wire define wire vga_clk_w; //PLL分频得到25Mhz时钟 wire locked_w; //PLL输出稳定信号 wire rst_n_w; //内部复位信号 wire [15:0] pixel_data_w; //像素点数据 wire [ 9:0] pixel_xpos_w; //像素点横坐标 wire [ 9:0] pixel_ypos_w; //像素点纵坐标 //***************************************************** //** main code //***************************************************** //待PLL输出稳定之后,停止复位 assign rst_n_w = sys_rst_n && locked_w; vga_pll u_vga_pll( //时钟分频模块 .inclk0 (sys_clk), .areset (~sys_rst_n), .c0 (vga_clk_w), //VGA时钟 25M .locked (locked_w) ); vga_driver u_vga_driver( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .vga_hs (vga_hs), .vga_vs (vga_vs), .vga_rgb (vga_rgb), .pixel_data (pixel_data_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w) ); vga_display u_vga_display( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w), .pixel_data (pixel_data_w) ); endmodule
FPGA设计实现OV5640 摄像头采集数据VGA显示输出Verilog设计逻辑Quartus工程源码文件,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module ov5640_rgb565_1024x768_vga( input sys_clk , //系统时钟 input sys_rst_n , //系统复位,低电平有效 //摄像头接口 input cam_pclk , //cmos 数据像素时钟 input cam_vsync , //cmos 场同步信号 input cam_href , //cmos 行同步信号 input [7:0] cam_data , //cmos 数据 output cam_rst_n , //cmos 复位信号,低电平有效 output cam_pwdn , //cmos 电源休眠模式选择信号 output cam_scl , //cmos SCCB_SCL线 inout cam_sda , //cmos SCCB_SDA线 //SDRAM接口 output sdram_clk , //SDRAM 时钟 output sdram_cke , //SDRAM 时钟有效 output sdram_cs_n , //SDRAM 片选 output sdram_ras_n , //SDRAM 行有效 output sdram_cas_n , //SDRAM 列有效 output sdram_we_n , //SDRAM 写有效 output [1:0] sdram_ba , //SDRAM Bank地址 output [1:0] sdram_dqm , //SDRAM 数据掩码 output [12:0] sdram_addr , //SDRAM 地址 inout [15:0] sdram_data , //SDRAM 数据 //VGA接口 output vga_hs , //行同步信号 output vga_vs , //场同步信号 output [15:0] vga_rgb //红绿蓝三原色输出 ); //parameter define parameter SLAVE_ADDR = 7'h3c ; //OV5640的器件地址7'h3c parameter BIT_CTRL = 1'b1 ; //OV5640的字节地址为16位 0:8位 1:16位 parameter CLK_FREQ = 26'd65_000_000; //i2c_dri模块的驱动时钟频率 65MHz parameter I2C_FREQ = 18'd250_000 ; //I2C的SCL时钟频率,不超过400KHz parameter CMOS_H_PIXEL = 24'd1024 ; //CMOS水平方向像素个数,用于设置SDRAM缓存大小 parameter CMOS_V_PIXEL = 24'd768 ; //CMOS垂直方向像素个数,用于设置SDRAM缓存大小 //wire define wire clk_100m ; //100mhz时钟,SDRAM操作时钟 wire clk_100m_shift ; //100mhz时
HDMI接口封装常见的HDMI接口封装,mini HDMI接口封装,Altium Designer PCB 3D library
2021-03-16 21:18:28 1.3MB pcb设计制作
1
RJ11 、RJ45、VGA接口 Altium封装 AD封装库 2D+3D PCB封装库43个(AD封装库)封装列表: Component Count : 43 Component Name ----------------------------------------------- BM4-M003-B BM4-M003-BK BM4-M003-G BM4-M003-R BM4-M003-Y DB9/P_A DB9/S_A LED-SMD_4PIN-L3.20-W2.70 Micro SD MICRO SIM RJ-45A12 RJ11-4P4C-LI-BK RJ11-4P4C-LI-GY RJ11-6P6C-BK RJ11-6P6C-GY RJ45_180 RJ45-2 RJ45-2LED SMD_1206-4P-L3.2-W1.3 TF-1 USB_A/P_A USB_A/P_B USB A/2-14 USB A/2-17 USB-A/S_A USB-A/S_B USB-A/S_C USB-A/S_D USB-A/S_E USB-A/S_F USB-B/S_A USB-C/S_A USB-C/S_B USB-micro_A USB-MICRO_B USB-micro_C USB-MICRO_D USB-MICRO_E USB-MICRO - duplicate USB-MINI-A USBSIGN VGA15A VGA15B
vga显示器彩条显示的Verilog逻辑源码Quartus工程文件,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module vga_colorbar( input sys_clk, //系统时钟 input sys_rst_n, //复位信号 //VGA接口 output vga_hs, //行同步信号 output vga_vs, //场同步信号 output [15:0] vga_rgb //红绿蓝三原色输出 ); //wire define wire vga_clk_w; //PLL分频得到25Mhz时钟 wire locked_w; //PLL输出稳定信号 wire rst_n_w; //内部复位信号 wire [15:0] pixel_data_w; //像素点数据 wire [ 9:0] pixel_xpos_w; //像素点横坐标 wire [ 9:0] pixel_ypos_w; //像素点纵坐标 //***************************************************** //** main code //***************************************************** //待PLL输出稳定之后,停止复位 assign rst_n_w = sys_rst_n && locked_w; vga_pll u_vga_pll( //时钟分频模块 .inclk0 (sys_clk), .areset (~sys_rst_n), .c0 (vga_clk_w), //VGA时钟 25M .locked (locked_w) ); vga_driver u_vga_driver( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .vga_hs (vga_hs), .vga_vs (vga_vs), .vga_rgb (vga_rgb), .pixel_data (pixel_data_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w) ); vga_display u_vga_display( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w), .pixel_data (pixel_data_w) ); endmodule
vga驱动显示方块移动的Verilog逻辑源码Quartus工程文件,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module vga_blockmove( input sys_clk, //系统时钟 input sys_rst_n, //复位信号 //VGA接口 output vga_hs, //行同步信号 output vga_vs, //场同步信号 output [15:0] vga_rgb //红绿蓝三原色输出 ); //wire define wire vga_clk_w; //PLL分频得到25Mhz时钟 wire locked_w; //PLL输出稳定信号 wire rst_n_w; //内部复位信号 wire [15:0] pixel_data_w; //像素点数据 wire [ 9:0] pixel_xpos_w; //像素点横坐标 wire [ 9:0] pixel_ypos_w; //像素点纵坐标 //***************************************************** //** main code //***************************************************** //待PLL输出稳定之后,停止复位 assign rst_n_w = sys_rst_n && locked_w; vga_pll u_vga_pll( //时钟分频模块 .inclk0 (sys_clk), .areset (~sys_rst_n), .c0 (vga_clk_w), //VGA时钟 25M .locked (locked_w) ); vga_driver u_vga_driver( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .vga_hs (vga_hs), .vga_vs (vga_vs), .vga_rgb (vga_rgb), .pixel_data (pixel_data_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w) ); vga_display u_vga_display( .vga_clk (vga_clk_w), .sys_rst_n (rst_n_w), .pixel_xpos (pixel_xpos_w), .pixel_ypos (pixel_ypos_w), .pixel_data (pixel_data_w) ); endmodule
MICRO HDMI TF卡 USBTYPE-C USB-侧立式 摄像头FPC-24P OLED屏模块AD集成库(原理图库+3D封装库),).IntLib后缀文件,拆分后文件为PcbLib+SchLib格式,Altium Designer原理图库+PCB封装库,已验证使用,可以直接应用到你的项目开发。 Library Component Count : 28 Name Description ---------------------------------------------------------------------------------------------------- ANT-Rainsun-AP5120 AZ1045-04F BSN20BKR N-Channel 60 V 2.8 Ohm 310 mW 0.49 nC Surface Mount Trench MosFet - SOT-23 ButtonTACT_3x4x2_180Button CP2102 USB转TTL ESD-0402 ESD HDR2x4_2.54 Header LED_0402 LED LM4871 LP2992 LDO MIC Micro-HDMI Conn Micro HDMI RCP 19 POS 0.4mm Solder RA SMD 19 Terminal 1 Port Micro HDMI Embossed T/R NL27WZU04DF OLED-6432 显示屏 OV2640 Header, 24-Pin Quantum-Quark-Core RJ45座 RJ45座 RT9011 TF卡座 8脚自弹 USB-Type-C-TOP USB-WiFi-ANT USB-侧立式 USB A Skt, Upright/Flag, R/A GF, W/kinked shell stake, tray 电容-0402 Capacitor 电容-0603 Capacitor 电阻-0402 Resistor 二极管-5B5817WS 40V 晶振-4Pin-无源 2520无源 选择跳线 Resistor
MICRO-USB MICRO SD卡座 HDMI DDR3 按键ALTIUM 集成库(原理图库+3D PCB库),.IntLib后缀文件,拆分后文件为PcbLib+SchLib格式,Altium Designer原理图库+PCB封装库,已验证使用,可以直接应用到你的项目开发。 Library Component Count : 30 Name Description ---------------------------------------------------------------------------------------------------- 1_1.5KE100A_Dup1 ANT IPEX AP2127K-ADJTRG1 STO23-5 AP6212 QFN44P_120X120 Banana_CPU CAP Capacitor CON3 Cap Pol1 Polarized Capacitor (Radial) DDR3-FBGA96 DIODE Diode DIP40-254 DIP40-254 DOG ESD_RClamp0524PA FPC-24 HDMI miniHDMI-19P-SMD INDUCTOR_1 JPO4 KEY-2PIN LED NMOS_0 PMOS_0 RES1 R_P4 22R-1% SY8008B-AAC SY8113BADC TF08F-1113A1-XXXB-SNRmicrosd-1113a1 T_POINT_R USB XTAL-2P XTAL-4P
SiI9136-3ProgrammersReference.pdf
2021-03-13 22:05:34 2.34MB HDMI显示芯片SII9136
1
LVDS转HDMI原理图,需要自取
2021-03-12 15:12:33 69KB lvds hdmi
1