Cadence芯片版图设计工具Virtuso使用说明,如何用好virtuso
2022-10-13 15:20:46 386KB Cadence 版图设计
1
使用proteus做的51单片机的开发板的仿真图,可以代替开发板学习单片机,能实现一些简单的外设操作,如按键、LED、数码管、LCD等。
2022-09-29 17:09:07 230KB proteus 51单片机 仿真版图 开发板
1
频率:1.8-2.2Ghz 带宽:0.4Ghz 饱和增益:7.5-9dB 回退增益:11db 饱和效率:>65% 回退效率:>40% 回退DB数:9dB 设计介绍:https://blog.csdn.net/weixin_44584198/article/details/126940968?csdn_share_tail=%7B%22type%22%3A%22blog%22%2C%22rType%22%3A%22article%22%2C%22rId%22%3A%22126940968%22%2C%22source%22%3A%22weixin_44584198%22%7D
2022-09-20 09:06:49 510.7MB 功率放大器
1
源文件,设计指标 频率:2.3-3.5Ghz 带宽:1.2Ghz 饱和增益:8-11.7dB 回退增益:11db 饱和效率:>60% 回退效率:>40% 设计流程参考链接:https://blog.csdn.net/weixin_44584198/article/details/126926427?csdn_share_tail=%7B%22type%22%3A%22blog%22%2C%22rType%22%3A%22article%22%2C%22rId%22%3A%22126926427%22%2C%22source%22%3A%22weixin_44584198%22%7D
2022-09-19 14:06:43 205.46MB ADS 射频功率放大器 Doherty
1
1. 学习数字电路单元的基本设计方法 2. 学习 Cadence 工具下电路设计的基本操作和方法 3. 完成反相器、传输门电路的设计和仿真验证 设计一个反相器链,能够驱动 10p 的负载
2022-09-13 19:04:22 543KB Cadence ic设计 版图 反相器
1
ASIC 设计理论与实践——RTL 验证、综合与版图设计
2022-09-12 16:46:59 61.26MB asic IC设计
1
总结了cadence芯片版图设计中的一些常见匹配的方法,叉指结构、共质心结构、屏蔽线的制作,保护换的结构,电源线的干扰。
2022-08-21 20:11:53 1.76MB 版图设计 cadence virtuoso 匹配
1
L-Edit绘制版图1.ppt tanner 公司的 l-edit MEMS pro里面的 L-Edit 使用 。
2022-08-20 20:15:53 5.88MB L-Edit
1
Cadence 版图验证--ASSURA PHYSICAL VERIFICATION & EXTRACTION SOLUTION Cadence 版图验证--ASSURA PHYSICAL VERIFICATION & EXTRACTION SOLUTION
2022-08-20 19:17:37 1.23MB Cadence 版图验证
1
适合所有模拟版图入门新手及初级工程师使用,本文档用于指导教学使用mentor calibre做版图的DRC和LVS、
2022-07-11 19:08:38 6.57MB layout 模拟版图 DRC LVS
1