针对计算机处理高清图像或视频的边缘检测时存在延时长和数据存储带宽受限的缺点,提出了用Vivado HLS将边缘检测软件代码转换成RTL级硬件电路的硬件加速方法。硬件加速是将运算量大的功能模块由硬件电路实现,根据硬件电路工作频率高和数据位宽自定义,可以解决延时长和数据宽度受限的缺点。实验结果表明,边缘检测硬件加速方法不仅使延时和数据带宽都得到了改善,而且也缩短了边缘检测的开发周期。
2023-03-24 15:24:17 420KB HLS
1
UG902 - Vivado Design Suite HLS用户指南:高层次综合(中文版) (v2019.2)
2022-07-07 10:56:14 4.5MB Vivado HLS 高层次综合 中文版
1
计算机视觉技术几年来已发展成为学术界一个相当成熟的科研领域,目前许多视觉算法来自于数十年的科研成果。不过,我们最近发现计算机视觉技术正快速渗透到我们生活的方方面面。现在我们拥有能自动驾驶的汽车、能根据我们的每个动作做出反应的游戏机、自动工作的吸尘器、能根据我们的手势做出响应的手机,以及其它等视觉产品。
2022-05-31 13:44:18 527KB 赛灵思 Vivado OpenCV Smarter
1
QPSK-Vivado-HLS
2022-05-06 11:27:34 6.36MB C++
1
四个HLS入门得例子,Xilinx暑假计划的作业,步骤特别详细,比一众的开发板教程要好的多,里面详细讲解了为什么进行这样的directives,以及这些directives的作用
2022-04-05 18:42:31 6.61MB HLS FPGA ZYNQ PYNQ
1
在使用PetaLiunx定制的上位机中,通过UIO方式快速调用Vivado HLS生成的IP核。驱动为HLS工具自动生成,大大简化开发难度。实验过程见下文: https://blog.csdn.net/Win321thinks/article/details/106796721
2022-03-31 20:01:22 5KB ZYNQ PetaLiunx Vivado HLS
1
Vivado Design Suite User Guide High-Level Synthesis。 UG902 (v2018.3) December 20, 2018。 The Xilinx® Vivado® High-Level Synthesis (HLS) tool transforms a C specification into a register transfer level (RTL) implementation that you can synthesize into a Xilinx field programmable gate array (FPGA). You can write C specifications in C, C++, or SystemC, and the FPGA provides a massively parallel architecture with benefits in performance, cost, and power over traditional processors. This chapter provides an overview of high-level synthesis.
2022-03-31 10:02:46 6.54MB vivado hls user guide
1
最新官方文档,ug871-vivado-high-level-synthesis-tutorial.pdf
2021-12-31 12:26:49 10.13MB xilinx vivado hls
1
XILINX开发工具ise license 包含ise vivado 以及vivado HLS 非常好用
2021-12-13 14:37:10 291KB LICENSE ISE VIVADO HLS
1
Vivado HLS的入门教程,实现axi hp接口的DDR内存访问,(日语,但很容易看懂,步骤十分详细)
2021-11-18 16:44:07 17.13MB vivado hls
1