操作步骤:(1)将该文件与.sof文件放在同一个文件夹里面;(2)打开此文件文本(例如用nodepad软件),将(.sof_name)换成要转换的.sof文件名称,将(.rbf_name)换成转换后名称(如test.rbf),(3)双击此文件,即可在该文件下生成压缩后的.rbf文件文件名称与个人取的一致。
2022-04-06 14:07:17 109B 工具
1
基于modelsim的quartus prime pro仿真工程文件
2022-04-06 02:14:20 80.37MB fpga/cpld
1
基于modelsim的quartus prime pro仿真modelsim块文件
2022-04-06 02:14:19 83.36MB fpga/cpld
1
亲测可用 Quartus 17.1版的重大更新内容: 1. 增加了Stratix 10系列的器件库(Intel 真14nm工艺生产,内核速度直接上1GHz,号称全世界最快的FPGA) 2. 集成了HLS编译器,用于C/C++开发FPGA,主要用于信号处理和/或科学计算类设计应用,和一样用C/C++开发FPGA的OpenCL有一些区别。 3. 把一些Quartus内部集成的功能名字改了,让用户特别是初学者更容易理解这些功能的用处: 旧的名字 新的名字 Blueprint Interface Planner Qsys Platform Designer EyeQ Eye Viewer JNEye Advanced Link Analyzer LogicLock Logic Lock Region TimeQuest Timing Analyzer
2019-12-21 19:48:44 112KB quartus ii prime/pro
1