TRIBUFFER+电阻+LATCH电路仿真Proteus仿真电路.rar
2022-07-11 21:01:03 81KB TRIBUFFER+电阻+LAT
常用8D锁存器74LS373的技术资料 包括引脚图 逻辑功能 真值表
2022-05-12 15:11:36 51KB latch
1
在弱信号放大的情况下,尤其是对弱电流放大的情况下,有可能需要在运放的输入端加一个保护环(guard ring,或称屏蔽环),目的是抑制漏电流对运放输入端造成影响
2022-03-28 14:59:26 301KB PCB 保护环 微弱信号
1
LATCH -UP 定义,产生原因,解决方法,天线效应。对芯片模拟设计,IC 版本有较大帮助
2021-12-27 09:01:40 131KB latch-up ESD
1
FPGA Digital Logic SR latch 範例 包含 Test Bench 檔案 可使用 Altera 與 Xilinx Modelsim 模擬出結果 可詳細了解 SR latch 工作原理與 VHDL 撰寫方式
2021-10-29 12:53:20 588B FPGA Digital
1
LATCH HA解决方案系统结构:两台主机A,B共享一个磁盘阵列,A为工作机,B为备份机。它们之间以一根心跳线来连接,这被称为“心跳检测”,主要通过一条 RS232检测链路来完成。LATCH HA也采用了网络ping检测来验证系统宕机检测的准确性。安装在主机上的HA软件通过心跳线来实时监测对方的运行状态,一旦正在工作的主机A因为各种硬 件故障-如电源失效、主要部件失效或者启动盘失效等导致系统发生故障,主机B立即投入工作。 LATCH HA实现了“高可靠性共享存储”架构。
2021-10-19 11:01:18 28KB 服务器
1
latch-up的原理
2021-09-06 17:08:35 1017KB 3PEAK latch-up
1
latch讲解,latch讲解,绝对经典
2021-09-02 16:16:34 66KB latch
1
Latch up 的定义,Latch up 的原理,详细的讲解了闩锁效应,值得一看
2021-08-30 15:16:46 122KB latch
1
CMOS电路锁定原理及措施 闩锁效应(latch up)是CMOS必须注意的现象,latch解释为回路更合适,大家以后看到latch up就联想到在NMOS与PMOS里面的回路。 为什么它这么重要?因为它会导致整个芯片的失效,所以latch up是QUAL测试的一种,并且与ESD(静电防护)紧密相关。
2021-08-30 15:11:58 565KB 电路防锁定
1