EDA基础实验 加减乘除各种运算符 半加全加 时序电路的Verilog设计
2024-06-17 22:59:23 1.59MB
1
swjtu电子设计自动化(EDA)实验6报告
2024-05-24 14:16:31 5.79MB
1
swjtu电子设计自动化(EDA)实验7报告
2024-05-23 13:09:54 4.29MB
1
verilog HDL 实验报告团 里面是前四个实验的实验报告。最新的哦。
2023-10-09 17:07:32 197KB VERILOG HDL 实验报告
1
swjtu电子设计自动化(EDA)实验5报告
2023-05-05 16:54:13 6.4MB EDA
1
swjtu电子设计自动化(EDA)实验4报告
2023-04-26 11:08:30 20.2MB EDA
1
EDA ADC0809实验的程序包,都是可以实现的源程序 自己写的 硬件验证过的
2023-04-13 02:33:42 82KB ADC0809 EDA实验 Verilog
1
swjtu电子设计自动化(EDA)实验2报告
2023-04-11 00:05:18 13.13MB EDA
1
swjtu电子设计自动化(EDA)实验3报告
2023-04-06 14:36:57 1.41MB EDA
1
本书提供了一系列由浅入深的EDA基本实验项目和扩展实验项目,包括基本数字逻辑实验和数字系统实验,计算机接口类实验,自动控制类实验以及应用类实验。学生除完成教学内容规定的实验外,还可自主选做难度较大的实验。 通过这些实验及EDA工具软件MAX + PLUSⅡ、QuartusⅡ和ModelSim的使用,学生可在较短时间内掌握EDA技术的原理和方法,熟悉EDA设计的全过程,包括器件的选择、逻辑设计、输入、编译、仿真以及器件的编程下载、在线校验等环节;同时有助于学生拓宽知识面,进一步深化对数字逻辑、计算机接口和通信以及可编程逻辑器件等知识的理解,综合运用所学知识,熟练应用EDA技术进行PLD的设计与开发,并能基于PLD自行设计、开发出复杂数字系统。
2023-01-12 18:07:07 364KB EDA 实验 源程序 实验报告
1