电子技术课程设计VHDL数字钟课设(报时,显示,调整)
2022-07-18 14:01:20 3.78MB digital_clock_vhdl vhdl课设 电子技术课设
数码时钟 自述内容 关于 系统描述 发条 日期模块 报警模块 24小时至12小时转换器 端口说明 发条 日期模块 报警模块 24小时至12小时转换器 模拟 测试 地位 关于 该项目是具有日期功能的数字时钟。 目前使用24小时制。 它仍在开发中。 系统描述 功能分为不同的文件,如下所示: :时,分和秒 :天,月和年 :具有启用控件的警报 :24小时到12小时转换器 十进制模块始终将值保留为十进制表示形式。 例如,十四进制在十六进制模块中表示为0x0E ,在十进制模块中表示为0x14 。 clockWork : 该模块提供基本的时间功能。 它使用1 Hz时钟。 该模块不提供单独的复位信号,因此应通过时间覆盖信号time_ow 。 在十六进制模块clockWorkHex ,时间保持在17位。 最高5位代表小时,其后6位代表分钟,而6位最低位代表秒。 在十进制模块clockWor
2022-05-24 23:14:40 34KB fpga verilog digital-clock Verilog
1
数码时钟 带有React的简单数字时钟 在项目目录中,可以运行: npm start 在开发模式下运行应用程序。 打开在浏览器中查看它。 如果您进行编辑,则页面将重新加载。 您还将在控制台中看到任何棉绒错误。 您也可以在以下位置查看该应用程序的工作: :
2022-05-04 18:28:35 191KB JavaScript
1
数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种。本课程设计采用了Altera公司型号EP2C5Q208C8的FPGA,这是我自己买的黑金动力的一款FPGA开发板,使用QuartusII 11.1程序、综合、管脚锁定、下载文件到硬件平台,使用ModelSim-Altera 10.0c (Quartus II 11.1) Starter Edition进行仿真,最终实现数字钟。
2021-12-02 19:19:58 1.89MB 数字种,FPGA
1
本次实验内容在protues仿真中可以实现: 1:一个具有“时”、“分”、“秒”显示的数字钟; 2:具有校时功能; 3:具有整点报时功能; 4:具有定时闹钟功能,闹钟时间可控。
2021-06-25 22:03:02 37KB Proteus仿真
1
一个简单的数字桌面时钟,带有各种自定义选项,使您能够完全更改其外观以匹配墙纸。Digital Clock 中文版是一种轻量级的桌面增强实用程序,专门用于帮助您在屏幕上放置数字时钟。这个不引人注目的工具在系统托盘中安静地运行,直到需要显示一些配置设置时才需要调用。 开源免费数字时钟小工具 Digital Clock 中文版开源免费数字时钟小工具 Digital Clock 中文版 可以将数字时钟移动到桌面的任何区域,并且可以使时钟保持在其他窗口的顶部,调整不透明度和大小,以及通过从不同的外观(例如Vintage)中进行选择来更改时钟的布局。数字,二进制时钟,折纸样式,花卉数字等。 此外,您可以自定义字体,字体样式和大小的文本,通过选择各种颜色或从计算机上载图像(BMP,JPG,PNG,TIFF,XBM,XPM)来调整时钟的纹理。 ,并选择平铺或拉伸模式。 Digital Clock使您可以选择时间格式,在预设时间自动检查更新,以及使用不同的插件,这些插件可通过从计算机添加MP3文件或指定URL并显示用户信息来帮助您设置警报定义的消息,显示日期,在特定时间关闭计算机以及其他选项。 由于不需要太多的计算机知识来设置专用参数,即使是菜鸟也可以以最小的努力掌握整个过程。 在我们的测试过程中,我们注意到Digital Clock可以非常快速地执行任务,并且在整个过程中都没有出现错误。它在系统资源上的占用空间很小,因此计算机的整体性能不受影响。 总而言之,数字时钟被证明是一种有效的时钟和时间管理应用程序,可提供便捷的工具套件。
2021-05-06 12:08:45 26.54MB DigitalClock4.