This preface introduces the Cortex-A7 MPCore Integration Manual. It contains the following sections: • About this book on page vi • Feedback on page ix.
2024-03-18 14:17:21 590KB arm
1
ARM CoreSight_etm_m4手册,内核技术资料!!
2023-02-21 16:55:14 446KB ARM CoreSight_etm_m4手册
1
OpenCSD-一个开源CoreSight(tm)跟踪解码库{#mainpage} 该库提供了适合于ARM(r)CoreSight(tm)跟踪流解码的API。 该库将分三个阶段对格式化的跟踪进行解码: 帧解格式化:删除的CoreSight帧从单个跟踪流格式。 数据包处理:将单独的跟踪流分离为离散的数据包。 数据包解码:将数据包转换为完全解码的跟踪,描述内核上的程序流。 该库使用可选的“ C” API在C ++中实现。 库版本控制 从版本0.4开始,库版本控制将使用Major.minor.patch ( Mmp )形式的语义版本控制格式(每个 )。 内部库版本调用,文档和git存储库将继续使用此格式。 如果未引用补丁程序版本或将其引用为.x,则注释将适用于整个发行版。 发行版本将为Mm0,补丁版本将针对错误修正或文档更新进行递增。 发行版将以适当的版本标记显示在git信息库
2022-02-28 10:35:28 12MB C++
1
3.1 对功能的规定 用列表的方式(例如 IPO 表即输入、处理、输出表的形式),逐项定量和定性地叙述对 软件所提出的功能要求,说明输入什么量、经怎样的处理、得到什么输出,说明软件应支持 的终端数和应支持的并行操作的用户数。 3.2 对性能的规定 3.2.1 精度 说明对该软件的输入、输出数据精度的要求,可能包括传输过程中的精度。 3.2.2 时间特性要求 说明对于该软件的时间特性要求,如: 1. 响应时间; 2. 更新处理时间; 3. 数据的转换和传送时间; 4. 解题时间。 3.2.3 灵活性 说明对该软件的灵活性的要求,即当需求发生某些变化时,该软件对这些变化的适应能 力,如: 1. 操作方式上的变化; 2. 运行环境的变化; 3. 同其他软件的接口的变化; 4. 精度和有效时限的变化; 5. 计划的变化或改进。 对于为了提供这些灵活性而进行的专门设计的部分应该加以标明。 3.3 输入输出要求 解释各输入输出数据类型,并逐项说明其媒体、格式、数值范围、精度等。对软件的数 据输出及必须标明的控制输出量进行解释并举例,包括对硬拷贝报告(正常结果输出、状态 输出及异常输出)以及图形或显示报告的描述。 3.4 数据管理能力要求 说明需要管理的文卷和记录的个数、表和文卷的大小规模,要按可预见的增长对数据及 其分量的存储要求作出估算。
2021-11-09 17:01:30 7.27MB JAVA框架项目
1
1.1 编写目的 说明编写这份软件需求说明书的目的,指出预期的读者。 1.2 背景 说明: 1. 待开发的软件系统的名称; 2. 本项目的任务提出者、开发者、用户及实现该软件的计算中心或计算机网络; 3. 该软件系统同其他系统或其他机构的基本的相互来往关系。 1.3 定义 列出本文件中用到的专门术语的定义和外文首字母组词的原词组。 1.4 参考资料 列出用得着的参考资料,如: 1. 本项目的经核准的计划任务书或合同、上级机关的批文; 2. 属于本项目的其他已发表的文件; 3. 本文件中各处引用的文件、资料、包括所要用到的软件开发标准。列出这些文件资料 的标题、文件编号、发表日期和出版单位,说明能够得到这些文件资料的来源。 2. 任务概述 2.1 目标 叙述该项软件开发的意图、应用目标、作用范围以及其他应向读者说明的有关该软件开 发的背景材料。解释被开发软件与其他有关软件之间的关系。如果本软件产品是一项独立的 软件,而且全部内容自含,则说明这一点。如果所定义的产品是一个更大的系统的一个组成 部分,则应说明本产品与该系统中其他各组成部分之间的关系,为此可使用一张方框图来说 明该系统的组成和本产品同其他各部分的联系和接口。 2.2 用户的特点 列出本软件的 终用户的特点,充分说明操作人员、维护人员的教育水平和技术专长, 以及本软件的预期使甩频度。这些是软件设计工作的重要约束。 2.3 假定和约束 列出进行本软件开发工作的假定和约束,例如经费限制、开发期限等。
2021-10-24 15:41:44 7.27MB JAVA框架项目
1
arm coresight文档,用于学习arm的bug功能 BKK16-103-CoreSight trace decoding with Perf and openCSD.pdf coresight_v3_0_architecture_specification_IHI0029E.pdf DDI0480E_coresight_soc_r3p0_trm.pdf Understanding_the_CoreSight_DAP.pdf
2021-08-26 19:05:07 4.83MB arm coresight debug jtag
1
ARM的Debug interface接口标准. The ADI provides access to debug functionality that is provided by debug components in an embedded System on Chip (SoC).
2021-06-18 13:44:18 2.79MB ARM Debug Coresight ADI
1
中文详细讲述了arm coresight debug系统的工作原理,涉及到trace、romtable以及相关的寄存器解释等;通过此文,能够比较深入的了解ARM 的coresight系统的工作原理。要比ARM官方的文档好理解很多。
2019-12-21 19:29:47 2.57MB coresight cortex romtable jtag/swd
1