来自csdn博主@tisug
2024-06-05 16:21:09 50.18MB cadence
1
SMIC 0.18BCD的高压工艺库。由于软件版本问题,在后面跟新的版本只支持OA格式的工艺库,而大部分工艺库是CBD格式的。
2024-05-25 12:47:13 180.39MB SMIC 版图设计 Virtuoso
1
轨对轨运算放大器的版图设计,rail to rail
2024-05-23 15:44:39 18.44MB cadence
1
用python脚本从Cadence导出xdc约束文件-csv2xdc 用python脚本从Cadence导出xdc约束文件,本资源包括: exe执行程序、代码和示例。
2024-04-26 16:31:41 3.94MB python Cadence
1
cadence、ORCAD、Capture库
2024-04-23 11:34:31 698KB cadence、ORCAD、Capture库
1
Cadence virtuoso smic 180工艺库 标准库 OA库 BCD库 直接使用 含PDK文件 IC617/IC618工艺文件 直接导入可使用,用于学习的标准单库
2024-04-12 17:59:40 210.74MB
1
Cadence PCB SI仿真教程,国际知名企业内部PCB SI仿真指导教程
2024-03-12 09:58:28 12.31MB
1
Cadence与台积电公司(TSMC)宣布,针对全新Cadence Virtuoso客制化设计平台,推出专属的台积电公司的90纳米RF工艺设计套件(PDK)。90纳米RF工艺设计套件是全系列支持Virtuoso设计平台的工艺设计套件之一;Virtuoso客制化设计平台,可以让模拟、混合信号与RF应用的芯片设计更为精准。    台积电公司设计服务营销处资深处长温国燊表示:“台积电公司针对Virtuoso设计平台的90纳米RF工艺设计套件将提升产品效能与生产力,以及加速RF产品的上市时程。”   “台积电公司的90纳米RF工艺设计套件的快速发展,证明了Virtuoso设计平台技术在混合信号与RF领
2024-03-07 17:43:19 38KB
1
Genus的基本使用示例以及详细使用文档,易懂易学,入门快,
2024-02-27 11:14:43 80.25MB IC设计 genus
1
1. 怎样建立自己的元件库? 建立了一个新的project后,画原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer. 首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义: Define mylib d:\board\mylib(目录所在路径). 这样就建立了自己的库。在Concept_HDL的component->add,点击search stack,可以加入该库。2. 保存时Save view和Save all view 以及选择Change directory 和不选择的区别?建立好一个元件库时,首先要先保存,保存尽量选择 save view。在concept-HDL中,我们用鼠标左键直接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入part developer做一些修改后,如果选择save all view会回到原来的外形尺寸,而选save view会保留改动后的外形。 3. 如何建part库,怎么改变symbol中pin脚的位置? 在project manager中tools/part dev
2024-01-18 15:01:26 118KB Cadence Layout
1