讲解清晰,很适合FPGA入门。包括原理讲解,demo分析等等
2023-07-26 15:55:10 37.48MB Altera
1
一个I2c个 slave 模块,做成IP核挂在AVALON总线上,可通过niosII访问
2023-07-04 21:05:37 16KB I2C slave SOPC
1
针对NAND Flash应用,完成了并行化BCH编译码器硬件设计。采用寄存器传输级硬件描述语言,利用LFSR电路、计算伴随式、求解关键方程、Chien搜索算法等技术方法完成了BCH编译码算法在FPGA上的硬件实现。相比于传统串行实现方案,采用并行化实现提高了编译码器的速度。搭建了基于SoPC技术的嵌入式验证平台,在Nios处理器的控制下能快速高效地完成对BCH编译码算法的验证,具有测试环境可配置、测试向量覆盖率高、测试流程智能化的特点。
2023-04-05 19:09:36 277KB 并行化
1
altera sopc ps2键盘ip核,带ps2键盘数据手册,
2023-03-17 14:22:06 208KB ps2键盘 ip核 sopc altera
1
随着大数据、云计算、移动互联网等信息技术新领域在近些年来的爆发式发展,整个社会对数据存储的需求正在快速增长。NAND Flash 存储器件凭借自身高速度、低成本、大容量等特点,获得了广泛的应用。在包括 SOPC 在内的各型片上系统中,集成 NAND Flash 控制器正成为一种常态。
2022-12-21 21:11:51 3.31MB NAND Flash控制器
1
USB2.0的IP CORE,可以直接用在SOPC下,自动完成全部的枚举,只需修改枚举参数即可 USB20的IP CORE.v
2022-12-12 01:00:55 163KB USB2.0 IP CORE
1
本人经过大量调试的成功作品,基于DE2硬件平台,能在电脑显示器上显示出彩条信号,全蓝,全绿等色彩,软件开发环境是Quartus II 7.2+Nios II 7.2 IDE.
2022-11-30 10:51:20 6.05MB FPGA SOPC
1
博主在这篇文章中所用资料、演示视频以及自己的工程资料都放在这里。文章网址(https://blog.csdn.net/learning1232/category_10614317.html)
2022-11-24 10:13:23 35.59MB FPGA NiosII
1
秒表_SoC 20/10/2019 基于FPGA的SoPC的设计,用于计数和查看秒和百分之一秒。 SoPC的概念是基于FPGA的计算机和视觉化的第二部分及第二位的概念。 语言和工具:VHDL,嵌入式C,Quartus II,FPGA Altera DE1 Cyclone II 有关更多详细信息,请检查以下文件:SoC_stopwatch / stopwatch.html
2022-11-08 15:36:29 10.9MB Verilog
1
调试器是嵌入式系统软件开发的重要工具。本文设计了一款基于USB接口并以SOPC方式实现的M8051嵌入式调试器。通过USB通信接口完成调试器与上位机的通信,保证较高的调试速度;以单独的FPGA芯片实现调试器的USB接口、调试命令解析以及JTAG时序生成等功能模块,简化系统设计的复杂度。经测试,该调试系统性能稳定、可靠。
2022-11-03 21:36:03 232KB SoPC
1