本设计平台实现飞行器采集到的视频信息进行实时回放处理。该平台,利用FPGA通过RapidIO串口接收来自DSP的视频信息,并存储在RAM中,并将视频信息按照自定义的行列同步信号使ADV7391在规定的行和列内显示视频画面。极大的提高了视频信息的传输速率,减小了传输数据的信息量,提高了数据的传输效率,而且减少了该平台的功耗和成本。
1