文中详细介绍了QPSK技术的工作原理和QPSK调制、解调的系统设计方案,并通过VHDL语言编写调制解调程序和QuartusII软件建模对程序进行仿真,通过引脚锁定,下载程序到FPGA芯片EP1K30TC144-3中验证。软件仿真和硬件验证结果表明了该设计的正确性和可行性,由于采用FPGA芯片,减小了硬件设计的复杂性,该设计具有便于移植维护和升级的特点。
2022-10-26 08:02:04 934KB  VHDL; QPSK; FPGA; QuartusII
1
该工程基于verilog HDL对m序列进行简单的qpsk调制解调,代码不多,欢迎参考。
2022-01-01 15:34:50 12.87MB verilog HDL qpsk FPGA
1
Quartus II,QPSK的调制和解调,伪码产生,串并互换等模块
2021-07-15 23:29:29 647KB QPSK FPGA 仿真
1
基于Verilog语言 ,用 FPGA设计实现一种QPSK调制系统,生成一个5级m序列作为输入信号进行测试,为输入信号进行测试,并在Chipscope中观察各信号波形,分析该系统的正确性。
2019-12-21 20:43:10 343KB QPSK FPGA Verilog 数字电路
1
利用FPGA实现QPSK调制的Verilog源代码,简单实用。
2019-12-21 20:03:36 1.84MB QPSK;FPGA
1