自己总结的PCIE思维脑图 能帮助快速入门了解PCIE原理,对于学习PCIE和Xilinx XDMA工作原理具有帮助
2023-07-10 17:27:43 3.05MB PCIE总线 学习笔记
1
为了实现实时快速传输高分辨率图像,设计了x4通道的PCI Express图像采集系统,应用于显微镜自动对焦成像模块的大数据量传输。采用了Altera公司型号为EP4CGX30CF23C8的FPGA,该芯片内部集成支持链式DMA传输功能的PCIE硬核。利用Jungo公司的Windriver软件实现了链式DMA的上层应用设计。经测试与验证,该系统能很好地完成成像模块图像数据的实时采集并稳定快速地传送到上位机,无掉帧现象,性能稳定。系统适用于显微镜自动对焦的高分辨率图像模块数据采集。
2022-11-28 21:54:47 350KB PCIExpress
1
文中介绍了一种基于PCI Express(PCIe)总线的高速红外探测器图像采集系统,重点介绍了PCIe图像采集卡和系统的软件设计。PCIe图像采集卡基于FPGA的硬件结构,采用LVDS(Low Voltage Differential Signaling)信号采集高速红外探测器图像数据,通过PLX Technology公司的PEX8311实现PCIe总线2.5 Gb/s高速串行数据的收发。系统的软件设计包括驱动程序和应用程序两部分。经测试与验证,该系统能完成红外探测器图像数据的实时采集、处理及存储,性能稳定可靠。系统适用于高帧频、大数据量的红外探测器图像实时采集。
2022-08-08 17:05:33 2.37MB  PCI Express 红外探测器 图像采集
1
开发了多DSP雷达信号处理板卡。对DSP互连、DSP与FPGA通信以及基于Xilinx FPGA的PCIE总线进行设计。系统可扩展性好、效率高。用DriverStudio开发了WDM总线驱动程序,具有很好的通用性和可移植性。
2022-07-01 10:40:23 783KB PCIE; WDM; 驱动; DSP
1
PCIE总线规范,PCIE协议详解,读写时序,基本概念、总体特征
2022-01-26 14:31:26 2.86MB PCIE 总线 规范
1
4.1 PCIe总线的基础知识 与 PCI 总线不同,PCIe 总线使用端到端的连接方式,在一条 PCIe 链路的两端只能各 连接一个设备,这两个设备互为是数据发送端和数据接收端。PCIe 总线除了总线链路外, 还具有多个层次,发送端发送数据时将通过这些层次,而接收端接收数据时也使用这些层次。 PCIe 总线使用的层次结构与网络协议栈较为类似。 4.1.1 端到端的数据传递 PCIe 链路使用“端到端的数据传送方式”,发送端和接收端中都含有 TX(发送逻辑)和 RX(接收逻辑),其结构如图4 1所示。 由上图所示,在 PCIe 总线的物理链路的一个数据通路(Lane)中,由两组差分信号,共4 根信号线组成。其中发送端的 TX 部件与接收端的 RX 部件使用一组差分信号连接,该链路也 被称为发送端的发送链路,也是接收端的接收链路;而发送端的 RX 部件与接收端的 TX 部件 使用另一组差分信号连接,该链路也被称为发送端的接收链路,也是接收端的发送链路。一
2021-12-27 21:46:14 4.96MB PCI,pci
1
介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及ChipScope中显示并验证了读写数据的正确性,经实验表明传输速率可稳定在400 MB/s左右。
2021-12-16 11:09:19 439KB PCIe
1
pcie英文原版协议,略作标注,看的时候可删除。
2021-11-30 16:32:18 774KB pcie
1
PCIe总线基础知识扫盲,包括物理层结构,中断机制等知识
PCIe总线基础知识扫盲,包括物理层结构,中断机制等知识