本文 在 介 绍了DDS的工作原理后,设计了DDSI P核,通过在CycloneI IEP2C35 FPGA的芯片中植入嵌入式系统处理器Nios II作为核心控制电路,利用FPGA中的可编程逻辑资源和IP软核来构成该嵌入式系统处理器的接口功能模块,借助于Avalon总线,实现对外围高速DIA转换器、SDRAM, LCD显示器、键盘等硬件的控制。阐述了信号发生器的整体设计框架和各个模块的具体电路设计,并设计了相关软件。
1