设计一个数字系统,使其:( 设计一个数字系统,使其:(1 )按1Hz 的频率从0 开始加 开始加1 计数,当计到99时,再来一个时钟信号则产 时,再来一个时钟信号则产 生 进位 信号,并清零,然后又从 清零,然后又从0 开始加1 计数 ; ; ( (2) )具有异步清零功能;( 具有异步清零功能;(3)两位计数结果用两 )两位计数结果用两 个 数码管显示,进位信号用一个 显示,进位信号用一个LED 显示。  实验板采用 实验板采用Altera 公司的EP1C20开发板 开发板 ,系统时钟 为 为50MHz , FPGA 器件为EP1C20F400C7
2023-04-08 12:05:53 2.45MB Verilog HDL
1
非常完整的Verilog HDL设计与实战(刘福奇) 的高清版本视频教程和案例代码 百度链接 非常好学的Verilog HDL语言视频教程 将的非常详细认真
2022-11-02 11:01:54 67B Verilog HDL 设计与实战 视频+代码
1
嵌入式技术的工程法课件:第三节 基于状态机的Verilog HDL设计方法.ppt
2022-06-17 13:00:44 110KB 计算机 互联网 文档
移位相加法乘法器设计原理是从被乘数的最低位开始判断,若为1,则乘数左移i(i=0,1...(WIDTH-1))位后,与上一次和相加;若为0,则乘数左移i位后,以0相加,直至被乘数的最高位。
2022-06-11 10:43:47 2KB 串行乘法器
1
本书配套光盘中提供了书中示例的工程文件、设计源文件和说明文件,示例按照章节编 号和出现的先后顺序排列,例如"Example-2-1 "表示第2 章中的第1 个示例。 工程示例文件夹中包含该工程的项目文件、源文件、报告文件和生成结果等文件。 对于一些相对复杂的示例,说明文件中给出了示例的详细信息和操作指南,而对于一些 简单的实例,则只给出了源代码。
2022-05-17 00:01:26 11.95MB Verilog HDL 设计与验证
1
这是一个学生用Verilog HDL设计的一个完整的MIPS CPU,结构清晰,设计思想非常专业,具有较高的学习参考价值。
2022-03-31 15:54:16 1.79MB Verilog MIPS
1
ST-BUS是广泛应用于E1通信设备内部的一种模块间通信总线。结合某专用通信系统E1接口转换板的设计,本文对ST-BUS总线进行了介绍,讨论了ST-BUS总线接口收发模块的设计方法,给出了Verilog HDL实现和模块的时序仿真图。
2022-03-10 14:16:47 162KB ST-BUS Verilog HDL 接口模块
1
基于Wallace乘法器生成乘积项,向量乘法器自然而然得到。
2022-02-21 17:28:50 2KB 向量乘法器
1
从做实验遇到Wallace树乘法器开始,对乘法器的理解受到了阻碍,于是接下来的一个星期,专门研究汇总乘法器的verilog HDL设计,最终算是大概完成。这里给出了7种乘法器的设计。希望遇到问题而无助的你能够找到方向。
2021-12-02 15:46:36 189KB 乘法器汇总
1
可逆计数器是一种双向计数器,可以进行递增计数,也可以进行递减计数,根据计数控制信号的不同,在时钟脉冲的作用下,计数器可以进行加1或减1的操作。 下面描述的是一个位宽为4的可逆计数器,即该计数器在不同控制信号下可以分别实现加法计数和减法计数的功能。
2021-11-26 14:22:35 105KB 计数器
1