这是一个FPGA数字时钟程序,包含LCD和按键,开关等等资源,并且附有设计报告。
使用举例如下: L13 置高电平,系统清零; L13 置低电平,系统开始计时; 经过一小时一分钟三十秒后,LCD 显示:01:01:30; 此时如果 N17 小时调整置高电平,按下 V4 加一键, LCD 显示:02:01:30; 按下 K17 减一键,LCD 显示:00:01:30。 此时如果 H18 分钟调整置高电平,按下 V4 加一键, LCD 显示:01:02:30; 按下 K17 减一键,LCD 显示:01:00:30。
1