网上找的完整毕业设计,基于FPGA的等精度频率计
2022-05-16 21:13:20 207KB FPGA 数字 频率计 毕业设计
1
本项目以现场可编程逻辑门阵列FPGA为核心,基于等精度测量频率的原理,利用Verilog硬件描述语言设计实现了频率计内部功能模块。采用STC89C52单片机与FPGA通信,将得到的数据运算处理,利用液晶显示器LCD1602对测量的频率、占空比、时间间隔等实时显示,充分发挥FPGA的高速数据采集能力和单片机的高效计算与控制能力,使两者有机地结合起来。 系统硬件采用两通道进行输入,利用OPA847小信号放大、TLV3501比较整形,得到FPGA能够顺利读取的频率的信号。为减小高频测频信号的耦合干扰和信号衰减,将放大整形电路进行PCB设计,经测试,整形输出方波波形很正,能为后面FPGA提供很好的测试信号。 经过整体测试,本设计能够满足题目所有的要求。
2022-03-29 19:10:04 898KB FPGA 数字频率计 嵌入式
1
本设计使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
2021-07-30 20:50:16 801KB VHDL FPGA 频率计
1
基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
2021-06-17 15:15:15 1.27MB FPGA Verilog 频率计
1
该报告包括: 研究意义 发展趋势 FPGA简介 系统方案设计及关键器件介绍 等精度测量原理 硬件电路设计 软件部分设计等。类容详细
2021-04-14 19:44:35 826KB 数字频率计
1
1.采用测频法 2.设计一个4位十进制数字显示的数字频率计 3.其测量的范围为1~9999KHz
2019-12-21 20:11:03 69KB FPGA 数字频率计
1
基于FPGA数字频率计的实现 对学习很有帮助
2019-12-21 20:08:49 10KB 基于FPGA数字频率计的实现
1
基于FPGA的数字频率计设计与仿真,设计了一个简单的数字频率计,对于初学者有一定的帮助
2019-12-21 20:00:37 159KB FPGA、数字频率计
1