本文介绍了以直接数字频率合成技术(DDS)为基础的波形信号发生器工作原理和设计过程,并在FPGA实验平台上设计实现了满足各功能指标的信号发生器。
2022-06-12 16:14:05 95KB DDS FPGA DSP 文章
1
系统基于DDS(直接数字频率合成技术),以FPGA和单片机为控制核心,与外围电路连接,构成了一个多功能信号发生器。其中包括正弦波、三角波、锯齿波、方波,乃至任意波形的产生
2022-05-11 17:18:46 407KB DDS,FPGA,波形发生器
1
基于FPGA的DDS设计
2022-05-11 16:03:16 6.03MB DDS fpga verilog 直接数字波形合成器
1
可用于FPGA加DAC(AD5344)的DDS verilog代码,带有仿真文件,实测可实现正弦波的产生。
2022-03-14 10:54:06 2.91MB FPGA
1
可以设定0-10M的正弦波信号发生器,只要更改rom表中的波形文件,就可以输出任意的波形。
2021-10-13 11:08:46 1.92MB DDS fpga
1
直接数字频率合成(简称DDS)技术是近年来发展起来的一种新的频率合成技术。本设计在深入分析DDS合成技术的基本工作原理和基本结构基础上,设计了一种基于FPGA与MCU双核的DDS函数信号发生器。本设计能够实现通过单片机串口控制FPGA输出方波、三角波、正弦波三种信号,频率可调范围为:0Hz-5MHz,最小步进长1Hz,并可在12864显示屏上显示所选波形及频率。通过实验表明,本设计达到预定要求。
2021-06-08 21:19:20 6.25MB DDS、FPGA
1
基于DSPBuilder的DDS实现,全称编译仿真通过,并已生成VHDL工程,可以直接在QuartusII中进行仿真。
2021-05-23 17:03:08 5.11MB DSPBuilder DDS FPGA
1
使用FPGA和VHDL语言实现DDS信号发生器,可以输出正弦波、方波、三角波和锯齿波,频率和幅度可调。
2021-05-11 16:59:01 3.26MB DDS FPGA VHDL
1
本设计是信号发生器系统的设计和制作过程,介绍了一种基于直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种输出频率和幅度可调的信号发生器。该信号发生器通过单片机与FPGA进行通信,实现频率和幅度的控制。可生成正弦波,三角波,矩形波四种波形。设计结构简单,容易实现。波形的频率可以通过按键进行调节,并通过 LCD 显示当前波形种类和频率。并通过实际测试,验证了其性能特性符合设计需求。
2021-05-03 15:10:39 1.15MB DDS FPGA 数字信号发生器 D/A
1