采用键控法实现2FSK,功能模块设计如图所示。通过不同的分频器,产生频率分别为f1和f2的基频。基带信号为“1”时, 频率号为“1”时,频率f1的信号通过;当基带信号为“0”时,频率f2的信号通过。f1和f2作为正弦表的地址发生器的时钟,正弦表输出正弦波的样点数据,经过D/A数模转换,得到连续的2FSK信号。
2020-01-03 11:25:15 1KB verilog 2FSK调制 大学作业 FPGA
1
基于硬件描述语言(VerilogHDL)和FPGA的2FSK调制器的设计与仿真,包含实验报告文档
2019-12-21 19:41:47 4.41MB FPGA 2FSK调制器
1