针对传统ADC/DAC应用中采样数据并行传输存在线间串扰大、同步难等问题,设计了一种基于高速串行协议——JESD204B的数据收发接口。以Xilinx公司V7系列FPGA为核心控制单元设计电路,在单通道传输速率为6 Gb/s的条件下完成数据收发测试,验证了传输过程中数据的同步性、准确性及整体方案的可行性。设计结果表明,这种串行传输方式不仅解决了并行传输所带来的诸多问题,还降低了制板设计时PCB布线的复杂程度、减少了板层数量、节约了成本。
2022-02-21 16:42:41 537KB 高速串行协议
1
高速串行互连代替传统的并行连接是今后片间板间互连的趋势,具备抗衰减,PCB走线少,效率高等诸多优点。
2021-10-22 11:01:12 844KB interlaken
1