本设计主要介绍AXILite的设计开发,通过一个主机Master读写控制两个从机Slaver(通过基地址进行寄存器地址偏移),从而实现外设寄存器的控制。包括:IP的生成、各通道的信号讲解,以及基地址的使用。 包括三种设计方案,一是基于XILINX的AXI Crossbar IP的工程;二是基于XILINX的AXI Interconnect互联的Block Desing的工程;三是基于开源代码AXI的工程。
2024-04-30 14:25:12 33.5MB fpga
1
利用VHDL语言编写的cf卡读写驱动,对于初学者朋友很有用。
2022-12-23 15:46:13 10KB CF卡读写驱动
1
摘要:本文介绍使用Cypress的PSoC3 UDB实现对异步SRAM的读写控制,并以CY7C1069AV33 SRAM为例介绍其软硬件设计过程。   1, 概述   Cypress PSoC3使用基于单循环流水线的高性能8051内核 (67MHz/33MIPS),提供业界广泛采用的5.5V至0.5V电压范围和低至200nA的休眠电流,可以满足极低功耗的应用场合。PSoC3的高性能模拟子系统和数字系统都拥有可编程通路,允许将任何模拟或数字信号(包括可编程时钟)分配到任何通用I/O引脚,这为使用者提供了真正的"系统级"可编程能力。   PSoC3中SRAM的容量为12KB(3个4KB块),
2022-12-19 13:56:05 831KB 基于PSoC3 UDB的异步SRAM读写控制
1
测试程序功能是,配合CY68013 的slave fifo 接口时序,完成接收从主机下传的 60Kbyte (61440byte)数据,写入板上SRAM 里,然后从板上 SRAM 中读出,再上传至主机。整个传输过 程通过CY68013 的slave fifo 来交互
2022-11-18 11:06:26 652KB usb读写 fifo slave
1
移动开发-专用型SOC片内Flash读写控制系统的设计与实现.pdf
2022-06-25 09:06:32 2.31MB 移动开发-专用型SOC片内Fla
简单介绍I2C总线协议,用Altera公司的FPGA(现场可编程门阵列)芯片设计I2C总线接口控制器,用于控制EEPROM(带电可擦写可编程只读存储器)的读写操作。
2022-05-27 18:36:08 383KB I2C总线
1
单片机读写spi Flash存储器的源代码,存储器为W25X系列和M25X系列等。
2022-04-20 17:38:00 2.33MB spi Flash
1
可以实现U盘的读写,可以实现平行或者SPI串行。通单片机控制CH376,实现对U盘的控制
2022-03-31 19:45:25 108KB CH376 U盘读写
1
有详细的讲解过程和verilog代码,并实现了在modelsim上仿真
2022-03-01 10:28:26 1.81MB SDRAM 读写控制 存储 verilog
1
一个简单的USB过滤驱动例子,供大家参考
2022-02-12 13:27:43 110KB usb过滤驱动
1