包含内容全面。 计算机整机系统模型机总体结构的设计 设计出模型机的数据通路、控制信号(微命令) 完成该机的指令系统的设计 拟定各条机器指令的指令流程及相应微操作命令 在相应时序系统的配合下,组成能够产生使机器 自动运行的控制信号(微操作命令)的控制部件 设计出的模型机在机器加电、产生频率稳定的主 振信号后,能够自动地、连续地执行存储在主存(RAM)中的程序 查验程序运行时所保存的每条指令的运行结果波 形图文件中的内容,验证机器设计的正确性
2022-07-05 10:07:30 3.38MB 计算机原理 课设 Quartus
1
1、 将指令存储器和数据存储器分开,指令存储器的地址总线和数据总线宽度均为16位,数据存储器的地址总线宽度为16位,数据总线宽度为8位。 2、 CPU使用流水线技术,流水级数为5级,分别是:取指、译码、执行、访存、写回。 3、 输入要求:模拟器从文件test.data读入汇编执行,先将汇编编译成二进制。 4、 输出要求:模拟器用txt文件记录每一个周期CPU主要寄存器的值,总线数值,程序执行完毕后,用txt文件记录数据存储器的内容。记录数据时要注意对齐。同时界面显示。
2021-07-03 22:59:21 280KB 计算机原理课设 模拟cpu
1
1、 将指令存储器和数据存储器分开,指令存储器的地址总线和数据总线宽度均为16位,数据存储器的地址总线宽度为16位,数据总线宽度为8位。 2、 CPU使用流水线技术,流水级数为5级,分别是:取指、译码、执行、访存、写回。 3、 输入要求:模拟器从文件test.data读入汇编执行,先将汇编编译成二进制。 4、 输出要求:模拟器用txt文件记录每一个周期CPU主要寄存器的值,总线数值,程序执行完毕后,用txt文件记录数据存储器的内容。记录数据时要注意对齐。同时界面显示。
2021-06-23 12:43:48 76KB 计算机原理课设 简单模拟cpu
1
qt版 1、将指令存储器和数据存储器分开,指令存储器的地址总线和数据总线宽度均为16位,数据存储器的地址总线宽度为16位,数据总线宽度为8位。 2、CPU使用流水线技术,流水级数为5级,分别是:取指、译码、执行、访存、写回。 3、输入要求:模拟器从文件test.data读入汇编执行,先将汇编编译成二进制。 4、输出要求:模拟器用txt文件记录每一个周期CPU主要寄存器的值,总线数值,程序执行完毕后,用txt文件记录数据存储器的内容。记录数据时要注意对齐。同时界面显示。
2021-06-11 17:01:56 13.65MB 计算机原理课程设计
1
1、 将指令存储器和数据存储器分开,指令存储器的地址总线和数据总线宽度均为16位,数据存储器的地址总线宽度为16位,数据总线宽度为8位。 2、 CPU使用流水线技术,流水级数为5级,分别是:取指、译码、执行、访存、写回。 3、 输入要求:模拟器从文件test.data读入汇编执行,先将汇编编译成二进制。 4、 输出要求:模拟器用txt文件记录每一个周期CPU主要寄存器的值,总线数值,程序执行完毕后,用txt文件记录数据存储器的内容。记录数据时要注意对齐。同时界面显示。
2021-05-12 20:38:38 417KB 计算机原理课设 CPU模拟 设计cpu
1