### VPX连接器连接关系详解 #### VPX架构概述 VPX(VITA 46)是一种基于VMEbus标准的高性能嵌入式计算模块化架构,它支持高速串行互连技术,如Serial RapidIO® 和 Ethernet。VPX不仅继承了VMEbus的可靠性与坚固性,还通过引入高速串行接口极大地提高了系统的带宽和灵活性。 #### 连接器连接关系 在VPX系统中,连接器起着至关重要的作用,它们负责将不同的组件如前插板、后插板以及背板之间进行物理和电气上的连接。本文将详细介绍这些连接器的具体连接关系。 ### 前插板与背板的连接 前插板通常包含处理器和其他关键组件,而背板则作为整个系统的主干,负责各个模块之间的通信。在VPX架构中,前插板与背板的连接主要通过特定的连接器实现,这些连接器根据信号类型分为差分模块、单端模块和基础模块三种类型。 #### 差分模块 - **前插板**: - 接点定义:`16bcdea1fg` - 描述:此接点定义涉及16个差分信号对。 - **前背板**: - 接点定义:`dabcefg` - 描述:此处定义了7个差分信号对。 - **后背板**: - 接点定义:`eihgfdcba` - 描述:定义了9个差分信号对。 - **后插板**: - 接点定义:`eihgfdcba` - 描述:同样定义了9个差分信号对。 #### 单端模块 - **前插板**: - 接点定义:`161abcdefghi` - 描述:此定义涉及16个单端信号。 - **前背板**: - 接点定义:`eihgfdcba` - 描述:此处定义了9个单端信号。 - **后背板**: - 接点定义:`eihgfdcba` - 描述:同样定义了9个单端信号。 - **后插板**: - 接点定义:`eihgfdcba` - 描述:此处也定义了9个单端信号。 #### 基础模块 - **前插板**: - 接点定义:`a16gf` - 描述:此处定义了3个基础信号。 - **前背板**: - 接点定义:`edabcefg` - 描述:定义了8个基础信号。 - **后背板**: - 接点定义:`edabcefg` - 描述:同样定义了8个基础信号。 - **后插板**: - 接点定义:`edabcefg` - 描述:此处定义了8个基础信号。 ### 信号连接关系 为了更清晰地理解各信号间的连接关系,下面列举了一些具体的连接实例: - **偶数列对应关系**: - `a16`连接到`b16`(地) - `b16`连接到`c16`(差分对) - `d16`连接到`e16`(地) - `e16`连接到`f16`(差分对) - `g16`连接到`i16`(地) - `d1`、`e1`连接到`e1`、`f1`(差分对) - `a1`、`b1`连接到`a1`、`b1`(差分对) - `c1`连接到`c1`、`d1`(地) - `f1`连接到`g1`、`h1`(地) - `g1`连接到`i1`(单端) - **奇数列对应关系**: - `a16`连接到`b16`(单端) - `b16`连接到`c16`(单端) - `c16`连接到`d16`(地) - `d16`连接到`e16`(单端) - `e16`连接到`f16`(地) - `f16`连接到`g16`(单端) - `g16`连接到`h16`(单端) - `e1`、`f1`、`g1`内部连通,连接`f1`、`g1`、`h1`、`i1` - `a1`、`b1`、`c1`内部连通,连接`a1`、`b1`、`c1`、`d1` ### VITA连接器引脚定义 VPX系统中的连接器通常遵循VITA标准进行设计,其中引脚定义对于确保正确连接至关重要。例如,在某些VPX连接器上,可能会看到类似`-+-+-+-+`这样的标记,这些标记用于指示连接器上的信号类型(如电源、地、差分或单端信号)。通过准确理解这些标记及其对应的信号类型,可以确保在设计或配置VPX系统时不会出现错误的连接。 #### 小结 VPX连接器的设计与连接关系是VPX系统的核心组成部分之一。通过详细了解不同类型的信号模块(差分、单端和基础模块)及其连接方式,可以帮助工程师更好地理解和设计高性能嵌入式计算系统。此外,熟悉VITA连接器的引脚定义也是确保系统正确安装和运行的关键。
2024-08-20 13:17:33 230KB
1
VITA46.10 RTM ,关于VPX RTM 背板后连接技术。
2021-05-06 21:02:55 8.68MB VPX VITA46 RTM 背板后连接
1