含泪写下的报告 如今分享给大家! 并行性是提高计算机系统效率的重要途径。交叉存储器是采用相同的 存储器,利用并行结构设计方法,提高存储器工作效率的一种特殊存储器。 交叉存储器的结构复杂,在随堂存储器扩充的基础上,展开研究性教学,便 于学生拓展知识面,提高分析问题解决问题的能力。设 CPU 共有 16 根地 址线,8 根数据线,并用 M/-IO 作为访问存储器或 I/O 的控制信号(高电 平为访存,低电平为访 I/O),-WR(低电平有效)为写命令,-RD(低电平 有效)为读命令。设计一个容量为 64KB 的采用低位交叉编址的 8 体并行 结构存储器。画出 CPU 和存储芯片(芯片容量自定)的连接图,并写出图 中每个存储芯片的地址范围(用十六进制数表示)。 设计一个容量为 64KB 的采用低位交叉编址的 8 体并行结构存储器, 则每个存储体容量应为 64KB/8=8KB, 所以,应选择 8KB(213B) 的 RAM 芯片,需要芯片 8 块、地址线 13 根(A0-A12)、数据线 8 根(D0-D7),其 中在片选信号产生时需要用到 74LS138 译码器。
1
本文介绍了buck变换器性能研究型实验的要点和结论。Buck变换器的输入直流电压 由三相调压器输出的单相交流电经HKDT07挂箱上的单相桥式整流及电容滤波后得到。接通交流电源,观测 波形,记录其平均值。(注:本装置限定直流输出最大值为50V,输入交流电压的大小由调压器调节输出)
2020-01-03 11:32:28 531KB buck变换器
1
本文介绍了buck变换器性能研究型实验的要点和结论。Buck变换器的输入直流电压 由三相调压器输出的单相交流电经HKDT07挂箱上的单相桥式整流及电容滤波后得到。接通交流电源,观测 波形,记录其平均值。(注:本装置限定直流输出最大值为50V,输入交流电压的大小由调压器调节输出)
2020-01-03 11:24:47 116B buck变化器
1