基于台积电0.18 μm工艺,设计一款频率为0~100 MHz的宽带可编程增益放大器(programmable gain amplifier,PGA)。采用闭环反馈结构,主要设计运算放大器(operational amplifier,OPA)、电阻反馈网络、2-4译码器和直流失调校准电路(direct current offset cancellation,DCOC)4部分电路。仿真结果表明:该PGA电路的动态范围为0~18 dB,步进为6 dB,带宽为100 MHz,噪声系数(noise factor,NF)低于15 dB,芯片面积为247 μm×180 μm。
1