0 引言   基准电压是数模混合电路设计中一个不可缺少的参数,而带隙基准电压源又是产生这个电压的最广泛的解决方案。在大量手持设备应用的今天,低功耗的设计已成为现今电路设计的一大趋势。随着CMOS工艺尺寸的下降,数字电路的功耗和面积会显著下降,但电源电压的下降对模拟电路的设计提出新的挑战。传统的带隙基准电压源结构不再适应电源电压的要求,所以,新的低电压设计方案应运而生。本文采用一种低电压带隙基准结构。在TSMC0.13μmCMOS工艺条件下完成,包括核心电路、运算放大器、偏置及启动电路的设计,并用Cadence Spectre对电路进行了仿真验证。   1 传统带隙基准电压源的工作原理  
1