电信设备,服务器和数据中心的最新FPGA具有多个电源轨,需要正确排序才能安全地为这些系统上下供电。高可靠性DC-DC稳压器和FPGA电源管理的设计人员需要一种简单的方法来安全地放电大容量电容器,以避免损坏系统。FPGA电源排序最新在生成片上系统FPGA的过程中,它们可以提供十个独立的电源轨,为Vcore,存储器总线电源,I/O控制器,以太网等提供电源。如图1所示,每个电源轨由DC供电。直流转换器可调节3.3 V,2.5 V,1.8 V,0.9 V等所需的电压。为了给系统加电,遵循特定的顺序以确保安全操作并避免损坏系统。同样在系统关闭期间,电源序列的顺序相反,确保在下一个电源轨关闭之前禁用每个电源轨。该指令通过电源序列发生器芯片控制,该芯片可启用每个DC-DC稳压器,如图1所示。 图1:典型FPGA系统电源轨每个服务的供电。考虑存储在各种电源轨上的去耦电容中的电荷时会出现问题。例如,在0.9 V Vcore电源轨上,总去耦电容可以在10到20 mF的数量级,并且存储在电容器组中的剩余电荷需要在断电期间主动放电,在下一次电源关闭之前序列被禁用。这样可以避免违反掉电序列并保护FPGA系
2024-04-02 21:22:08 470KB FPGA 有源电容 放电电路
1
该设计主要用于粗略测量手机锂电池的放电电量。此电路还需外接USB-TTL模块、万能充电器将电池电源引出。 利用STC自带比较器控制MOS管实现恒流。取样电阻0.1欧,偏小,建议取0.5欧。比较器的误差约1.5mV,实际电流会略有偏差。 程序中每秒采样一次Vcc,Vbat,根据Vcc和设定电流计算PWM值,再根据PWM值推算实际设置电流值,然后累加得到电量,用串口将当前Vcc\Vbat\电量等信息发往电脑的串口调试助手。当电压放至指定电压时,蜂鸣器发出声音。 PWM0:PWM0/11用于设置电流 ADC4:采集VBAT/3 P1.0:蜂鸣器正极 P3.7:蜂鸣器负极 电路修改: ADC4对地接个0.1uf电容 C2改为0.1uf 注意事项: 电路没有防反接功能,接入电池时注意极性,接反有可能烧毁MOS管。 测量结果仅供参考。 手机锂电池电量测量电路截图:
2022-05-29 15:07:36 2.52MB diy制作 锂电池放电 电路方案
1
电瓶是电动车的能量来源,直接关系到电动车性能的好坏,是电动车最容易损坏的部件,直接关系到电动车的经济成本,在一定周期内对电瓶的容量检测,能及时了解电瓶性能及发现个别电池容量的不足,对电瓶组进行调整配对,使电瓶充分发挥其性能。单片机构成的电瓶放电容量检测仪,由AT89C2051单片机组成的时钟电路及电池电压检测和放电控制电路组成。 工作原理:电瓶电压经接线端子SP1输入分成三路,一路经7805供电给由AT89C2051组成的时钟电路;一路经7808供电给由集成块U4LM358组成的电池电压检测电路;另一路为主放电通路,由Q5、Q6、继电器JDQ1及放电负载组成。 当电池接入电路后, U4 LM358检测电池电压,如果电池电压高于放电下限10.5V,取样电压经RP1,R19与电阻R20分压后加至比较器反相输入端,此时反相输入端电压高于同相输入端电压,LM358输出低电平,单片机的P3.4端口检测到低电平,等待启动,按下启动按钮K1,单片机启动,时钟电路开始计时,端口P3.7输出低电平,Q5 ,Q6导通,继电器JDQ1吸合,放电通路接通,开始放电(放电负载R3为3只12V 20W灯泡并联)。 当电池放电到放电极限10.5V时,比较器反相端电压低于同相端电压,LM358输出高电平,单片机检测到高电平后,时钟电路停止,并保持时钟数据显示,端口P3.7输出高电平,Q5 ,Q6截止,继电器JDQ1释放,放电停止,此时可记下放电时间,然后乘以放电电流就是电瓶容量。只有断开电瓶线或重新按下启动按钮,时钟电路才清零重新计时。 注意:本电路只适用于12V电池。
1
本资源是高电压试验技术中冲击电压发生器的仿真电路。
2019-12-21 20:53:25 65KB matla simulin
1