三星2440芯片是一款基于ARM920T内核的微处理器,广泛应用于嵌入式系统设计,尤其是在早期的嵌入式开发板和工控设备中颇为常见。这款芯片的手册是理解其功能、配置和操作的关键参考资料,对于学习和使用2440芯片的开发者来说至关重要。 2440芯片手册包含了以下核心知识点: 1. **概述**:手册会提供芯片的基本信息,包括架构、性能指标、功耗特性等,帮助读者对2440有一个全面的了解。 2. **处理器内核**:ARM920T是32位RISC(精简指令集计算机)内核,支持Thumb和Thumb-2指令集,具备高性能和低功耗的特点。手册会详细介绍其工作模式、中断处理、缓存管理等内容。 3. **内存接口**:2440芯片支持SDRAM、DDR SDRAM等多种内存类型,手册将阐述内存控制器的配置和操作方法,包括地址映射、时序设置等。 4. **外设接口**:2440集成了丰富的外设接口,如USB、以太网、串行通信口(UART)、并行接口(SPI、I²C)、GPIO等。手册会详细解析每个接口的使用方法和协议规范。 5. **系统控制**:这部分会介绍电源管理、时钟控制、复位机制等,这些都是确保系统正常运行的关键。 6. **开发环境和工具**:手册可能涵盖如何设置开发环境,如JTAG调试、固件烧录工具的使用,以及如何编写和编译代码。 7. **故障排查与调试**:对于开发过程中可能出现的问题,手册会提供故障排查指南和调试技巧。 8. **实例应用**:手册通常会包含一些典型的应用示例,帮助开发者理解和实践芯片的功能。 9. **安全特性**:2440可能具有安全相关的功能,如数据加密、安全启动等,这些内容在手册中也会有详细描述。 10. **电气特性**:详述芯片的电源需求、输入输出电压等级、电流消耗等电气参数,确保硬件设计的兼容性。 通过深入阅读和理解这个“最全版”的三星2440芯片手册中文版,开发者不仅可以掌握该芯片的基本操作,还能了解到如何在实际项目中有效利用其功能,进行系统设计和优化。无论是初学者还是资深工程师,都能从中获益良多,提升自己的嵌入式系统开发能力。
2024-10-21 10:43:32 4.42MB 2440 芯片手册
1
EFDC_Explorer7是一款专用于环境流体动力学模型前-后处理的系统,由Paul M. Craig等人开发,主要用于水环境模拟与分析。该用户使用手册是针对中文用户编写的,旨在帮助用户理解和操作这一专业软件。 1. EFDC版本兼容性概要: EFDC(Environmental Fluid Dynamics Code)是一个广泛应用的水环境模型,其兼容性对于用户来说至关重要。手册可能详细介绍了EFDC的不同版本之间的差异,以及EFDC_Explorer7如何与这些不同版本的模型进行交互和兼容,确保用户可以顺利地导入和处理不同版本的模型数据。 2. EFDC_Explorer7的功能: - EFDC DSI/EFDC Explorer新增功能:这部分可能会详细列出新版本相比旧版本增加或改进的功能,如新的图形用户界面(GUI)改进、性能优化、模型参数调整的便捷性提升等。 - 功能概述:手册会概述软件的主要功能,如模型数据的导入与导出、模型网格的创建与编辑、边界条件设定、模拟结果的可视化和分析、报告生成等。 3. 协议和使用界面: - Windows界面:用户手册将详细解释如何在Windows操作系统环境下操作软件,包括菜单结构、对话框、快捷键等。 - 消息框和剪贴板:用户在使用过程中可能会遇到的各种提示信息和错误消息的解释,以及如何通过剪贴板进行数据传输和共享。 - 提示工具:可能包括工具提示、帮助文档和在线资源,帮助用户快速理解软件中的各个元素和操作步骤。 4. 模型应用与案例: 手册可能包含多个实际应用案例,展示了EFDC_Explorer7在湖泊、河流、近岸海洋等不同水环境中的应用,帮助用户了解如何设置模型参数、进行模拟运行,以及如何解读和解释模拟结果。 5. 数据输入与预处理: 用户手册会详细介绍如何准备输入数据,如地形、水文、气象等,以及如何使用软件进行数据格式转换、校验和预处理。 6. 模型运行与后处理: 这部分会详细阐述如何设置模型参数,启动模拟,以及在模拟完成后如何处理输出结果,包括图表绘制、统计分析、结果导出等。 7. 错误处理与问题解决: 手册会提供常见错误的诊断方法和解决步骤,帮助用户在遇到问题时能够自行排查和修复。 8. 用户支持和服务: 手册可能会介绍开发者提供的用户支持方式,如在线论坛、技术支持邮件、更新与升级信息等,鼓励用户提出反馈和建议以促进软件的持续改进。 EFDC_Explorer7用户使用手册中文版是用户学习和熟练掌握这款软件的重要参考资料,通过详细的指导和丰富的实例,用户可以有效地运用该软件进行复杂的水环境建模和分析工作。
2024-10-06 17:35:48 7.98MB EFDC Explorer 使用手册
1
STM32CubeMX是一款强大的图形化配置工具,专为基于ARM Cortex-M内核的STM32微控制器设计,是STMicroelectronics(意法半导体)STM32Cube计划的一部分。该工具简化了STM32系列MCU的初始设置,涵盖了从芯片选择到配置引脚、时钟树、外设和中间件的全过程,并自动生成相应的C代码,以便在集成开发环境中快速启动项目。 STM32CubeMX的关键特性包括: 1. **微控制器选择**:用户可以从广泛的STM32产品线中轻松选取合适的MCU,覆盖STM32的所有系列。 2. **板卡选择**:工具支持意法半导体的开发板列表,使得用户可以直接与特定的硬件平台进行对接。 3. **配置工具**:提供图形化界面,方便配置微控制器的引脚、时钟配置、外设接口和中间件,如USB、TCP/IP协议栈等。 4. **代码生成**:根据配置自动生成初始化C代码,这些代码基于STM32HAL驱动程序库,确保与STM32的硬件抽象层(HAL)兼容。 5. **项目迁移**:用户可以在同一产品系列内轻松切换到其他MCU,只需导入已保存的配置即可。 6. **配置报告**:生成详细的配置报告,有助于理解和跟踪项目设置。 7. **IDE集成**:STM32CubeMX能够为各种集成开发环境(IDEs)生成准备好的项目文件,如Keil MDK, IAR EWARM, 或者基于Eclipse的IDE。 8. **功耗计算**:支持计算在特定应用序列下的MCU功耗,帮助优化能效。 9. **自动更新**:工具自身具有自动更新功能,保持用户始终使用最新的STM32CubeMX版本。 10. **STM32Cube固件库**:提供下载和更新STM32Cube嵌入式软件包的功能,包括HAL驱动和中间件库。 尽管STM32CubeMX提供了用户友好的界面和初始化代码,但有关微控制器外设和固件实现的详细信息,用户仍需参考产品技术文档,如STM32微控制器参考手册和数据表。 安装和运行STM32CubeMX时,需满足特定的系统要求,包括支持的操作系统(如Windows、Linux或macOS)、内存需求和软件依赖项(如Java Development Kit, JRE)。安装过程中应遵循STMicroelectronics提供的详细步骤和指南,确保工具的正确安装和运行。 STM32CubeMX的使用分为几个阶段,包括启动、配置和代码生成。用户需要选择微控制器和开发板,然后通过直观的界面配置所需的外设和功能。接着,STM32CubeMX将生成对应的初始化代码,这个代码包含对硬件资源的配置和初始化,以及必要的HAL库和中间件。用户可以将生成的项目导入所选IDE,进行进一步的开发和调试。 STM32CubeMX是STM32开发者的重要助手,它极大地简化了项目的初期设定工作,让开发者能更快地专注于应用程序的编写,提高了开发效率。对于初次接触STM32或希望提升开发流程效率的工程师来说,STM32CubeMX是不可或缺的工具。
2024-09-09 16:12:28 7.81MB stm32 STM32CubeMX用户手册
1
W5500是一款全硬件TCP/IP嵌入式以太网控制器,其主要特点在于提供简易的互联网连接方案,使得嵌入式系统能够更加方便地连接到互联网。该芯片支持多种网络协议,包括TCP、UDP、IPv4、ICMP、ARP、IGMP以及PPPoE等。在嵌入式系统中,网络通信是不可或缺的一部分,W5500芯片的出现大大简化了嵌入式设备实现网络功能的复杂度。 W5500芯片提供了8个独立的Socket,每个Socket支持TCP、UDP、IPv4协议,这意味着它能够同时处理多个网络连接,非常适合多任务并行处理的嵌入式网络应用。此外,W5500支持高达80MHz的SPI(Serial Peripheral Interface)通信,这能够提供高速的数据交换能力,满足嵌入式系统对快速网络通信的需求。 W5500芯片内部集成了PHY,即物理层,这意味着它可以直接连接到以太网,不需要外部的物理层芯片。这一特点使得设计者可以减少外部组件,节省PCB空间,降低成本,同时也提升了产品的可靠性和效率。芯片的工作电压为3.3V,而输入输出IO端口兼容5V,这种电压兼容性让W5500可以很容易地与各种MCU(微控制器)配合工作。 在物理封装方面,W5500使用了48脚的LQFP(Low-profile Quad Flat Package,小型四方扁平封装),尺寸为7mm x 7mm,脚间距为0.5mm。这种封装形式便于在PCB上进行SMT(表面贴装技术)加工,有助于提高制造效率和产品的稳定性。 W5500支持全双工的10/100M以太网传输,这表示它能够在同一时刻进行数据的发送和接收,大大提高了数据通信的效率。在实际应用中,这一特性能够使嵌入式设备更快地与外部网络进行通信,提高设备的响应速度。 W5500内部集成了多种寄存器和内存组织,便于管理TCP/IP协议栈操作。它分为通用寄存器块和socket寄存器块,其中socket寄存器块又细分为8个socket,每个socket都有自己的寄存器来控制和管理网络通信。通过这些寄存器,开发者可以灵活地控制网络连接,配置socket参数,管理数据的发送和接收等。 芯片手册中也提到了多种操作模式,比如VDM(Variable Length Data Mode)和FDM(Fixed Length Data Mode)。VDM模式下数据长度可以变化,而FDM模式下数据长度固定,不同模式适用于不同的应用场景,给开发者提供了更多的选择和灵活性。 手册还强调了电源管理方面的能力,W5500在低功耗状态下也能够正常运行,这对于那些电池供电或者功耗受限的嵌入式设备来说是一个重要的特性。 W5500作为一款全硬件TCP/IP嵌入式以太网控制器,为嵌入式系统提供了稳定高效的网络连接方案。其高集成度、多种协议支持、丰富的寄存器和内存组织结构、灵活的通信模式、以及良好的电源管理能力,让它成为了嵌入式网络应用中的一个重要选择。通过简化网络连接的复杂性,W5500可以有效帮助开发者减少开发时间和成本,加速产品从设计到市场的过程。
2024-09-09 09:07:08 1.83MB
1
以太网芯片W5500是一款广泛应用在嵌入式系统中的全硬件TCP/IP网络接口控制器,它提供了完整的网络解决方案,使得开发人员无需深入理解复杂的网络协议栈即可实现设备的联网功能。本数据手册详细阐述了W5500芯片的各项特性和操作指南,为设计和使用该芯片提供全面的技术支持。 一、W5500概述 W5500是一款集成SPI接口的以太网控制器,它内置了MAC和PHY,支持10/100Mbps的以太网速率。其独特之处在于拥有硬编码的TCP/IP协议栈,能够处理TCP、UDP、IP、ICMP、ARP和PPPoE等网络协议,降低了系统CPU的负担,提高了网络通信效率。 二、硬件特性 1. 8个独立的Socket接口:每个Socket可以独立运行TCP、UDP、RAW IP或PPP协议,支持多任务并行处理。 2. 集成PHY:内置MII/RMII接口,与外部PHY芯片连接,简化了硬件设计。 3. SPI接口:通过高速SPI总线与主控器进行通信,减少了外部引脚数量。 4. 内存:内置128KB的SRAM用于存储协议栈和数据缓冲区。 5. 自动MDI/MDIX:自动识别直通或交叉线缆,简化布线。 6. 能耗管理:支持低功耗模式,适应不同应用场景。 三、软件接口 1. SPI指令集:定义了一系列SPI指令,用于配置W5500的寄存器和传输数据。 2. Socket编程:提供了类似TCP/IP套接字的API,便于开发人员编写网络应用程序。 四、TCP/IP协议栈 1. TCP:提供可靠的、面向连接的通信服务,包括滑动窗口、重传、拥塞控制等功能。 2. UDP:提供无连接的、快速的数据传输服务,适用于广播和多播场景。 3. IP:处理网络层的路由和寻址,支持IPv4。 4. ICMP:用于网络诊断和控制,如ping命令。 5. ARP:地址解析协议,将IP地址映射到物理MAC地址。 6. PPPoE:点对点协议封装以太网,常用于宽带接入。 五、配置与操作 1. 寄存器配置:W5500有多达数十个寄存器,用于设置网络参数、Socket状态等。 2. 数据传输:通过SPI读写内存完成数据的接收和发送。 3. 异常处理:包括连接超时、错误检测和恢复机制。 六、应用示例 W5500广泛应用于嵌入式路由器、工业自动化、智能家居、远程监控等领域,通过简单的SPI通信和Socket编程,可以快速实现设备的网络化。 总结,以太网芯片W5500以其强大的硬件TCP/IP协议栈和简洁的SPI接口,为开发者提供了便捷的网络连接方案。通过理解并掌握本数据手册中的内容,可以有效地利用W5500进行产品开发,实现高效稳定的网络通信。
2024-09-09 09:02:34 1.34MB 芯片手册
1
### dw-apb-timer手册知识点解析 #### 一、概览 **dw-apb-timer** 是一款由 **系统公司** 开发的可编程定时器外设,它遵循 AMBA 2.0 标准,作为高级外设总线 (APB) 的从设备存在。该组件是 **设计软件** 可综合组件系列的一部分,旨在为系统级芯片 (SoC) 设计提供灵活而强大的定时功能。 #### 二、版权与许可 - **版权声明**: 本手册及所附软件受版权保护,所有权利归 **系统公司** 所有。 - **使用与复制限制**: 用户需依据许可协议使用或复制软件和文档,未经公司书面同意,不得以任何形式复制、传输或翻译文档内容。 - **目标控制语句**: 手册内的技术数据遵循美国出口管制法规,禁止向违反美国法律的国家公民披露。 - **免责声明**: **系统公司** 及其许可方不对资料提供任何形式的明示或默示保证,包括但不限于适销性及特定用途适用性的保证。 #### 三、商标与服务标志 - **注册商标**: 如 **Synopsys**、**AMPS** 等为 **系统公司** 的注册商标。 - **商标**: 包括 **AFGen**、**Apollo** 等。 - **服务标志**: 包括 **Advanced VP Cafe** 等。 #### 四、产品特性与应用 ##### 1. **设计包装系统概述** **Synopsys** 提供的设计可综合组件环境包括了一系列可参数化的总线系统,这些系统兼容 AMBA 2.0 版本的 AH (高级高性能总线) 和 APB (高级外围总线) 组件,以及 AMBA 3.0 版本的 AXI (高级可扩展接口) 组件。这些组件被设计用于构建复杂的 SoC 架构。 - **图1-1** 显示了一个包含 AXI 总线、AHB 总线和 APB 总线的示例系统。其中,DW_apb_timers 作为一个 APB 从设备出现。 - **子系统** 包含了针对 AXI/AHB/APB 外设的可综合 IP、总线桥接器、AXI 互连和 AHB 总线结构。 - **验证 IP** 被集成进来,支持 AXI/AHB/APB 主/从模型和总线监视器。 ##### 2. **DW_apb_timers 功能特性** - **可编程性**: 作为一款可编程定时器,用户可以根据具体需求对其进行配置,实现不同的计时功能。 - **兼容性**: 符合 AMBA 2.0 标准,可以轻松集成到采用该标准的系统中。 - **灵活性**: 作为设计软件可综合组件系列的一部分,DW_apb_timers 在设计阶段即可进行参数化配置,提高系统的整体灵活性。 #### 五、总线系统架构 - **总线桥接**: DW_apb_timers 通过总线桥接器与其他总线(如 AXI 和 AHB)进行通信,实现了不同总线之间的数据交换。 - **互连与仲裁**: 系统中采用了 AXI 互连和 AHB 仲裁机制,以确保数据的高效传输和资源的有效管理。 - **监控与验证**: 集成了总线监控器(如 axi_monitor_vmt、ahb_monitor_vmt),用于监控总线活动并进行验证。 #### 六、应用场景 - **SoC 设计**: 在系统级芯片设计中,DW_apb_timers 作为关键组件之一,为整个系统提供精确的时间控制功能。 - **嵌入式系统**: 嵌入式设备通常需要精确的定时机制来控制各种任务和事件,DW_apb_timers 正好满足这类需求。 - **网络与通信**: 在网络设备和通信系统中,定时器的准确性和可靠性对于保障数据传输的正确性和实时性至关重要。 #### 七、总结 **dw-apb-timer** 手册详细介绍了一款基于 AMBA 2.0 标准的高级外设总线 (APB) 定时器组件。该组件具有高度可配置性,能够适应多种 SoC 架构和应用场景。通过集成到 **Synopsys** 提供的设计可综合组件环境中,它能够在复杂系统中发挥重要作用,为系统设计者提供了强大的定时功能。
2024-08-08 16:41:30 1.31MB
1
目录 前言...................................................................................................................................................1 关于本手册...............................................................................................................................1 第1 章概述.....................................................................................................................................3 1.1 关于处理器........................................................................................................................3 1.2 处理器的组件....................................................................................................................4 1.2.1 Cortex-M3 的层次和实现的选项...........................................................................5 1.2.2 处理器内核.............................................................................................................6 1.2.3 NVIC ........................................................................................................................7 1.2.4 总线矩阵.................................................................................................................7 1.2.5 FPB...........................................................................................................................8 1.2.6 DWT.........................................................................................................................8 1.2.7 ITM...........................................................................................................................8 1.2.8 MPU .........................................................................................................................8 1.2.9 ETM .........................................................................................................................8 1.2.10 TPIU .......................................................................................................................8 1.2.11 SW/JTAG-DP.........................................................................................................9 1.3 可配置的选项....................................................................................................................9 1.3.1 中断.........................................................................................................................9 1.3.2 MPU .........................................................................................................................9 1.3.3 ETM .........................................................................................................................9 1.4 指令集汇总........................................................................................................................9 第2 章编程模型(programmer's model) ...............................................................................17 2.1 关于编程模型..................................................................................................................17 2.1.1 工作模式...............................................................................................................17 2.1.2 工作状态...............................................................................................................17 2.2 特权访问和用户访问......................................................................................................17 2.2.1 主堆栈和进程堆栈...............................................................................................18 2.3 寄存器..............................................................................................................................18 2.3.1 通用寄存器...........................................................................................................18 2.3.2 特殊用途的程序状态寄存器(xPSR) ..............................................................19 2.4 数据类型..........................................................................................................................22 2.5 存储器格式......................................................................................................................22 2.6 指令集..............................................................................................................................24 第3 章系统控制...........................................................................................................................26 3.1 处理器寄存器汇总..........................................................................................................26 3.1.1 嵌套向量中断控制器的寄存器...........................................................................26 3.1.2 内核调试寄存器...................................................................................................28 3.1.3 系统调试寄存器...................................................................................................28 3.1.4 调试接口的端口寄存器.......................................................................................31 3.1.5 存储器保护单元的寄存器...................................................................................32 3.1.6 跟踪端口接口单元的寄存器...............................................................................32 3.1.7 嵌入式跟踪宏单元的寄存器...............................................................................33 目录 第 4 章存储器映射.......................................................................................................................35 4.1 关于存储器映射..............................................................................................................35 4.2 Bit-banding........................................................................................................................37 4.2.1 直接访问别名区...................................................................................................38 4.2.2 直接访问bit-band 区............................................................................................38 4.3 ROM 存储器表.................................................................................................................39 第5 章异常...................................................................................................................................40 5.1 关于异常模型..................................................................................................................40 5.2 异常类型..........................................................................................................................41 5.3 异常优先级......................................................................................................................42 5.3.1 优先级...................................................................................................................43 5.3.2 优先级分组...........................................................................................................43 5.4 特权和堆栈......................................................................................................................44 5.4.1 堆栈.......................................................................................................................44 5.4.2 特权.......................................................................................................................44 5.5 占先..................................................................................................................................45 5.5.1 堆栈.......................................................................................................................45 5.6 末尾连锁(Tail-chaining).............................................................................................47 5.7 迟来..................................................................................................................................48 5.8 退出..................................................................................................................................49 5.8.1 异常退出...............................................................................................................49 5.8.2 处理器从ISR 中返回...........................................................................................50 5.9 复位..................................................................................................................................51 5.9.1 向量表和复位.......................................................................................................51 5.9.2 预期的启动顺序(boot up sequence) ...............................................................52 5.10 异常的控制权转移........................................................................................................54 5.11 设置多个堆栈................................................................................................................54 5.12 中止(abort)模型.............................................................................................................56 5.12.1 硬故障.................................................................................................................56 5.12.2 局部故障和升级.................................................................................................56 5.12.3 故障状态寄存器和故障地址寄存器.................................................................58 5.13 激活等级(activation level).............................................................................................59 5.14 流程图............................................................................................................................60 5.14.1 中断处理.............................................................................................................60 5.14.2 占先.....................................................................................................................61 5.14.3 返回.....................................................................................................................62 第6 章时钟和复位.......................................................................................................................64 6.1 Cortex-M3 时钟................................................................................................................64 6.2 Cortex-M3 复位................................................................................................................65 6.3 Cortex-M3 复位方式........................................................................................................65 6.3.1 上电复位...............................................................................................................65 6.3.2 系统复位...............................................................................................................66 6.3.3 JTAG-DP 复位.......................................................................................................67 6.3.4 SW-DP 复位...........................................................................................................67 目录 6.3.5 正常工作...............................................................................................................67 第7 章电源管理...........................................................................................................................68 7.1 电源管理概述..................................................................................................................68 7.2 系统电源管理..................................................................................................................68 7.2.1 SLEEPING.............................................................................................................69 7.2.2 SLEEPDEEP ..........................................................................................................69 第8 章嵌套向量中断控制器.......................................................................................................70 8.1 NVIC 概述........................................................................................................................70 8.2 NVIC 编程器模型............................................................................................................70 8.2.1 NVIC 寄存器映射.................................................................................................70 8.2.2 NVIC 寄存器描述.................................................................................................73 8.3 电平中断与脉冲中断......................................................................................................97 第9 章存储器保护单元...............................................................................................................98 9.1 MPU 概述.........................................................................................................................98 9.2 MPU 编程器模型.............................................................................................................98 9.2.1 MPU 寄存器纵览..................................................................................................98 9.2.2 描述MPU 寄存器................................................................................................99 9.2.3 使用重叠寄存器访问MPU ...............................................................................105 9.2.4 子区域.................................................................................................................105 9.3 MPU 访问权限...............................................................................................................106 9.4 MPU 异常中止...............................................................................................................107 9.5 更新MPU 区域.............................................................................................................107 9.5.1 使用CP15 等效代码更新MPU 区域................................................................107 9.5.2 使用两个或三个字来更新MPU 区域...............................................................108 9.6 中断和更新MPU ..........................................................................................................109 第10 章内核调试.......................................................................................................................110 10.1 关于内核调试..............................................................................................................110 10.1.1 停止模式调试...................................................................................................110 10.1.2 退出内核调试...................................................................................................110 10.2 内核调试寄存器.......................................................................................................... 111 10.2.1 调试停止控制和状态寄存器........................................................................... 111 10.2.2 调试内核选择寄存器.......................................................................................113 10.2.3 调试内核寄存器的数据寄存器.......................................................................114 10.2.4 调试异常和监控控制寄存器...........................................................................115 10.3 内核调试访问实例......................................................................................................117 10.4 在内核调试中使用应用寄存器..................................................................................117 第11 章系统调试.......................................................................................................................118 11.1 关于系统调试..............................................................................................................118 11.2 系统调试访问..............................................................................................................119 11.3 系统调试的编程模型..................................................................................................120 11.4 Flash 修补和断点.........................................................................................................121 11.4.1 FPB 的编程模型................................................................................................121 11.5 数据观察点和跟踪......................................................................................................125 11.5.1 DWT 寄存器总结及描述..................................................................................125 目录 11.6 仪表跟踪宏单元..........................................................................................................135 11.6.1 ITM 寄存器总结和描述....................................................................................135 11.7 AHB 访问端口..............................................................................................................141 11.7.1 AHB-AP 处理类型.............................................................................................141 11.7.2 AHB-AP 寄存器总结和描述.............................................................................141 第12 章调试端口.......................................................................................................................145 12.1 关于调试端口..............................................................................................................145 12.2 JTAG-DP.......................................................................................................................146 12.2.1 扫描链接口.......................................................................................................146 12.2.2 IR 扫描链和IR 指令.........................................................................................148 12.2.3 DR 扫描链和DR 寄存器..................................................................................151 12.3 SW-DP...........................................................................................................................157 12.3.1 时钟...................................................................................................................157 12.3.2 调试接口概述...................................................................................................158 12.3.3 协议操作概述...................................................................................................159 12.3.4 协议描述...........................................................................................................162 12.3.5 传输时序...........................................................................................................169 12.4 调试端口(DP)的通用特性.....................................................................................170 12.4.1 Sticky 标志和DP 错误响应..............................................................................170 12.4.2 读和写错误.......................................................................................................171 12.4.3 溢出检测...........................................................................................................171 12.4.4 协议错误,只用于SW-DP..............................................................................172 12.4.5 推动比较和推动验证操作...............................................................................172 12.5 调试端口的编程模型..................................................................................................174 12.5.1 JTAG-DP 寄存器...............................................................................................174 12.5.2 SW-DP 寄存器...................................................................................................175 12.5.3 调试端口(DP)的寄存器描述......................................................................176 第13 章跟踪端口的接口单元...................................................................................................186 13.1 关于跟踪端口的接口单元..........................................................................................186 13.1.1 TPIU 方框图......................................................................................................186 13.1.2 TPIU 组件..........................................................................................................187 13.1.3 TPIU 输入和输出..............................................................................................188 13.2 TPIU 寄存器.................................................................................................................189 13.2.1 TPIU 寄存器汇总..............................................................................................189 13.2.2 TPIU 寄存器描述..............................................................................................189 第14 章总线接口.......................................................................................................................194 14.1 关于总线接口..............................................................................................................194 14.2 ICode 总线接口............................................................................................................194 14.2.1 分支状态信号...................................................................................................195 14.3 DCode 总线接口...........................................................................................................195 14.3.1 专用...................................................................................................................195 14.3.2 存储器属性.......................................................................................................196 14.4 系统接口......................................................................................................................196 14.4.1 不对齐访问.......................................................................................................196 目录 14.4.2 Bit-band 访问.....................................................................................................196 14.4.3 Flash 修补重新映射..........................................................................................196 14.4.4 独占访问(exclusive access).........................................................................196 14.4.5 存储器属性.......................................................................................................196 14.4.6 流水线式取指...................................................................................................196 14.5 外部专用外设接口......................................................................................................197 14.6 访问的对齐情况..........................................................................................................197 14.7 横跨区域的不对齐访问..............................................................................................198 14.8 Bit-band 访问................................................................................................................198 14.9 写缓冲区......................................................................................................................199 14.10 存储器属性................................................................................................................199 第15 章嵌入式跟踪宏单元.......................................................................................................200 15.1 ETM 概述.....................................................................................................................200 15.1.1 ETM 框图...........................................................................................................200 15.1.2 ETM 资源...........................................................................................................201 15.2 数据跟踪......................................................................................................................202 15.3 ETM 资源.....................................................................................................................202 15.3.1 周期性同步(periodic synchronization)........................................................202 15.3.2 数据和指令地址比较资源...............................................................................202 15.3.3 FIFO 功能..........................................................................................................203 15.4 跟踪输出......................................................................................................................203 15.5 ETM 结构.....................................................................................................................203 15.5.1 可重新开始的指令...........................................................................................203 15.5.2 异常返回...........................................................................................................203 15.5.3 异常跟踪...........................................................................................................204 15.6 ETM 编程器模型..........................................................................................................205 15.6.1 APB 接口...........................................................................................................205 15.6.2 ETM 寄存器列表...............................................................................................206 15.6.3 描述ETM 寄存器.............................................................................................207 第16 章嵌入式跟踪宏单元的接口...........................................................................................209 16.1 ETM 接口概述.............................................................................................................209 16.2 CPU ETM 接口端口描述.............................................................................................209 16.3 分支状态接口..............................................................................................................210 第17 章指令周期定时...............................................................................................................213 17.1 关于指令周期定时......................................................................................................213 17.2 处理器的指令周期定时..............................................................................................213 17.3 加载/存储(Load-store)执行时序............................................................................216 附录A 信号描述.........................................................................................................................218 A.1 时钟...............................................................................................................................218 A.2 复位...............................................................................................................................218 A.3 杂项...............................................................................................................................218 A.4 中断接口.......................................................................................................................219 A.5 ICode 接口.....................................................................................................................219 A.6 DCode 接口....................................................................................................................220 目录 A.7 系统总线接口...............................................................................................................221 A.8 专用外设总线接口.......................................................................................................221 A.9 ITM 接口........................................................................................................................222 A.10 AHB-AP 接口..............................................................................................................222 A.11 ETM 接口.....................................................................................................................223 A.12 测试接口.....................................................................................................................223 附录B 术语表.............................................................................................................................224 附录 C 周立功公司相关信息.....................................................................................................236
2024-07-15 11:17:53 1.67MB Cortex-M3 技术参考手册
1
内容 部分编号 标题 ⻚ 第1章 介绍 1.1 关于本⽂件.............................................. .................................................. .................................................. 。159 1.1.1 观众.............................................. .................................................. .................................................. .. 159 1.1.2 组织.............................................. .................................................. ...............................................
2024-07-09 14:15:59 64.45MB imx6ull 微处理器 参考手册
1
CM8505DN维修手册--中文版 CM8505DN维修手册--中文版 CM8505DN维修手册--中文版 CM8505DN维修手册--中文版 CM8505DN维修手册--中文版 CM8505DN维修手册--中文版
2024-07-04 09:14:52 32.77MB
1
STM8S参考手册(中文版)STM8的C语言编程 STM8学习之旅
2024-06-07 09:57:16 3.63MB STM8S 参考手册
1