本资源为基于循环冗余码的差错控制系统仿真。循环冗余码是最常见的校验码,有信息位和校验位两个部分组成。
2023-04-01 15:48:13 2KB matlab 循环冗余码
1
摘要:设计了一种基于FPGA的HDLC协议控制系统该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及功能仿真波形图。    关键词:高级数据链路控制; 现场可编程门阵列; 循环冗余码校验        1引言        HDLC(HighLevelDataLinkControl)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多因追求功能的完备,而使芯片的控制变得复杂。实
1
循环冗余码校验原理
2021-12-26 16:35:50 17KB 循环冗余码校验原理
1
CRC循环冗余码校验,计算机网络课程中会用到。JAVA实现
2021-12-11 16:55:40 4KB CRC
1
多项式编码(polynomial code),也称为CRC(cyclic redundancy check,循环冗余校验码),多项式编码的思想是:将位串看成是系数为0或1的多项式。CRC校验保护的单位是数据块。数据块的大小根据实际情况而定。每一个数据块均被看作是一个二进制多项式,即所有系数均为二进制(即1或0)的多项式。
2019-12-21 21:27:35 2KB 循环冗余码 CRC Java
1