只有最初级的逻辑电路才使用单一的时钟。大多数与数据传输相关的应用都有与生俱来的挑战,即跨越多个时钟域的数据移动,例如磁盘控制器、CDROM/DVD 控制器、调制解调器、网卡以及网络处理器等。当信号从一个时钟域传送到另一个时钟域时,出现在新时钟域的信号是异步信号。   在现代 IC、 ASIC 以及 FPGA 设计中,许多软件程序可以帮助工程师建立几百万门的电路,但这些程序都无法解决信号同步问题。设计者需要了解可靠的设计技巧,以减少电路在跨时钟域通信时的故障风险。
2021-12-05 07:26:59 341KB 异步信号 同步
1
FPGA 中 关于 异步信号的同步处理是比较复杂的, 所以这篇文档还是具有一定的指导意义。
2021-07-16 15:51:58 261KB FPGA 异步信号
1
异步电路设计的基础,基本结构,性能评估,握手电路的实现,速度无关的控制电路的实现,4相捆绑数据协议和电路
2021-03-08 15:42:51 6.27MB 集成电路 异步信号处理
1