基于FPGA的DDS原理信号发生器设计:利用Quartus II 9.1与Verilog HDL实现频率幅度可调的正弦波、方波、锯齿波及三角波生成器,包含代码与原理图。,基于FPGA的DDS原理信号发生器设计 quartusII 9.1平台 Verilog HDL语言编程 可产生正弦波、方波、锯齿波以及三角波 频率幅度可调节 代码+原理图 ,基于FPGA的DDS原理信号发生器设计; Quartus II 9.1平台; Verilog HDL语言编程; 产生多种波形(正弦波、方波、锯齿波、三角波); 频率幅度可调节; 代码与原理图。,"基于FPGA的信号发生器设计:Verilog HDL编程的DDS原理验证"
2025-06-18 19:36:27 1.74MB 哈希算法
1
24年电赛A题-AC-AC变换电路并联运行(原理图+代码+仿真文件)Maltlab文件,输出幅度可调波形,详细见博客:https://blog.csdn.net/qq_62316532/article/details/140841537
2025-04-19 16:00:13 34KB
1
STM32+SPWM+TIM1频率幅度可调,载波频率不变,可产生3路互补的PWM信号,可用于逆变电源,电机驱动
2022-01-25 09:00:38 5.72MB STM32 f103 SPWM TIM1
1
multisim仿真,1.6KHZ输出幅度可调四种波形发生器,四种波形输出(正弦波 三角波 方波 锯齿波),毕业设计,论文都使用
2021-06-18 19:15:48 827KB 输出幅度可调四种波形发生器
1
基于51单片机和0832做的简易波形发生器,频率范围0-1Khz,幅度范围0-5V,可产生正弦波,方波,锯齿波,三角波,方波占空比可调,所有参数可用LCD管显示(附带程序和仿真文件)
2021-04-20 22:05:27 819KB 51单片机
1
信号发生器(包含正弦波、方波、三角波)频率、幅度可调。特点:碍于开发板DAC0832接口VREF接VCC,利用代码实现幅度调节而又不失去精准度。文件包含仿真+源码。
2020-01-03 11:40:17 74KB AT89C51 DAC0832 LM324 信号发生器
1
51控制AD9852 频率幅度可调
2019-12-21 21:26:51 67KB 51 9852
1
基于FPGA的幅度可调信号发生器,Verilog语言设计,载波和调制波均可按键控制,频率可控 ,即AM信号发生器
2019-12-21 21:10:56 275KB FPGA 幅度可调
1
51单片机_DAC0832_多波形发生器(汇编)(频率幅度可调
2019-12-21 21:02:17 81KB 51单片机 DAC0832 波形发生器 汇编
1