本文以扩频通信和差错控制码的设计和实现为核心,对扩频通信的基本理论、差错控制码的编码原理以及伪随机码进行了深入的研究和分析,提出来一种基于FPGA的直接序列扩频和差错控制码编码系统的实现方案,完成了直接序列扩频和差错控制码编码系统的仿真和实现,同时采用Altera公司的Quartus II软件,使用verilog语言完成了本设计,并进行仿真,验证了扩频系统的可行性。
1